This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK03328:时钟输入时序

Guru**** 2394305 points
Other Parts Discussed in Thread: LMK03328

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/695336/lmk03328-clock-input-timing

器件型号:LMK03328

你好。
这个位置与 PRIREF_P、PRIREF_N、SECREF_P、SECREF_N 的时钟信号的输入时序有关

在 PDN 引脚的输入从低电平变为高电平之前、如果时钟输入是固定的、是否没有问题?

是否有其他时间和时间规定?

如果 PDN 引脚为低电平、我认为没有问题、因为 LMK03328已禁用。

此致、
DIE-K

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Dice-K、

    如果通过 I2C 对 LMK03328进行重新编程、则在 PDN 从低电平到高电平转换之前、没有参考时钟就绪的问题。

    如果 LMK03328使用硬引脚模式或 EERPOM 模式、则 PDN 从低电平到高电平将使 LMK03328释放复位并加载默认设置、重要的操作是针对内部 VCO 自动校准、这需要一个有效的基准时钟。 因此、LMK03328数据表描述了有关"12.4.7慢速基准输入时钟启动"的部分。 需要延迟的 PDN 上升沿。

    此致、
    肖恩