This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00105:差分时钟输入终端

Guru**** 2511985 points
Other Parts Discussed in Thread: CDCM6208, LMK00105

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1218430/lmk00105-differential-clock-input-termination

器件型号:LMK00105
主题中讨论的其他器件:CDCM6208

您好!

我有一个问题作为标题。
当我读过线程时;

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/214501/lmk00105-differential-input-termination?tisearch=e2e-sitesearch&keymatch=LMK00105%25252525252525252520differential#

提供了有关应用报告的说明(https://www.ti.com/lit/an/scaa059c/scaa059c.pdf)、

但我仍然不清楚差分输入端接。

我考虑以下哪张电路附加图片对于2种类型而言是更好的交流耦合 LVDS 与 CDCM6208。

类型(1)是2个交流耦合电容、正负线路均有50欧姆端接电阻。

类型(2)是1个交流耦合电容器、用于正负线路、100欧姆终端。

主板已安装完毕、我想使用类型(2)来减少零件。

我认为类型(2)会起作用,但我想有任何问题;

由于 CLKIN 和 CLKIN*预偏置约为1.4V,因此会发生错误,原因是 CLKIN 和 CLKIN*之间的预偏置电压存在一些差异。

如果没有问题,我要使用 TYPE(2)。

此致、

Naoyuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Naoyuki、

    针对"无接收器输入端接和自偏置"但我不熟悉2类)情况或者预偏置可能对该情况产生何种影响、建议在 CDCM6208产品说明书中使用1类)。 我对一名更熟悉终止的团队成员进行了寻呼。

    谢谢。

    Evan Su

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复。
    我希望您的团队成员能够为我提供更多信息。

    此致、

    Naoyuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Naoyuki、

    对于2型端接、如果 CDCM6208的输出未处于高阻态或三态、则该端接适用于 LMK00105输入。 另一方面、当该模式下的两个输入之间有一个100欧姆电阻时、它会导致抖动。 因为它会覆盖输入之间的输入偏移电压。  

    在这种情况下、可选择使用交流耦合电容器之前的直流耦合或100 Ω 标准端接。

    如果 CDCM6208的输出一直在运行、则 type2非常合适。


    此致!

    模拟

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Asim:
    感谢您的答复。

    我了解当 CDCM6208为高阻态时、失调电压 会被覆盖并导致抖动。

    正如我猜在 PLL 未锁定时以高阻态模式使用 CDCM6208、您的更多信息会非常有用。

    此致、

    Naoyuki