This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE62005:第二位置的芯片无法锁定

Guru**** 1257150 points
Other Parts Discussed in Thread: CDCE62005
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1216123/cdce62005-the-chip-on-the-2nd-position-can-not-be-locked

器件型号:CDCE62005

您好!

遇到问题:使用两个 CDCE62005多级级联、第2个芯片在主板上的锁定信号部分解锁。
我们的 SCH 与 TI 6678 EVM 相同、使用 FPGA 中的 SPI 接口、并且配置文件是通过 TI 软件创建的。
我们生产了几个批次、但问题是从去年开始出现的。 去年有2宗个案总数,但今年有7宗。
所有解锁问题仅发生在第二个芯片位置。 发生在第2位、将第1个和第2个芯片交换时。
使用第1个芯片配置文件时可以锁定第2个芯片。 这意味着第二块芯片的电路没有问题。
我们使用的硬件和配置文件已超过5年。
我们在 E2E 论坛上发现类似的问题、有些问题是10年前遇到的、但没有问题得到明确的回复。
请告知问题的可能原因和解决方案。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Huang:

    这是否与昨天 Kailyn Chen 报告的问题相同(链接)? 我们将与她一起调试该线程上的问题。 如果是相同的、我将在最后结束该主题、以便将所有讨论集中在一起。

    谢谢。

    Evan Su

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、这是同一个问题。 很抱歉 我迟到了消息。