This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM7005-SP:VINPP 问题

Guru**** 664070 points
Other Parts Discussed in Thread: CDCM7005
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1205337/cdcm7005-sp-vinpp-question

器件型号:CDCM7005-SP
主题中讨论的其他器件:CDCM7005

您好!

数据表7.3显示 VINPP 最小值/最大值= 0.5V/1.3V。
然而、注释(2)指出"维持交流规格需要 VINPP 最小值和最大值;实际器件功能可承受150mV 的最小 VINPP "。 我的客户对这些解释有点困惑。
数据表中是否指出、当 VINPP 大于150mVpp 但 VINPP 必须介于0.5Vpp 至1.3Vpp 之间时、CDCM7005用作 PLL、才能满足所有交流技术规格? 如果需要、数据表中的确切交流规格是什么?

此致、

K.Hirano.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hirano-San:

    没错、只要输入信号的摆幅最小值为150mV、PLL 就会工作。 但是、为了获得良好的相位噪声性能、建议的输入电压应具有500mV 的摆幅。 如果我们使用 LVPECL 或 LVCMOS VCXO、这通常不是问题。 换句话说、不要使用 LVDS VCXO。