请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMX2594 您好!
在我的设计中、有四个 LMX2594器件连接到 Virtex Ultrascale + 11P 器件。 在 Virtex 11P 器件中、我们没有任何 HD 组、只有 HP 组(1V8)可用。
因此、LMX2594的数字接口(SLK、SDI、CSB、CE、RampDir、 RampClk、MUXout、SYNC (CMOS 模式)、SysRefReq (CMOS 模式)线路需要电平转换为3V 逻辑电平、但数据表中提到了 CSB、SCLK、SDI 是 1.8V 至3.3V 逻辑。 和 CE、RampDir、RampClk、MUXout、SYNC (CMOS 模式) SysRefReq (CMOS 模式) 支持1V8逻辑电平作为电气特性。
如果我想把这些线连接到 FPGA、怎么做?
问题1:如果我使用从逻辑1V8到逻辑3V3电平的电平转换器、则电平转换器的 VOL 为0.7V @3.3V、而 LMX 器件的 VIL 为0.4V、在这种情况下、我无法使用电平转换器。
我可以直接连接 CSB、SCLK、SDI、 CE、RampDir、 来自 FPGA 1V8逻辑器件的 RampClk、SYNC、SysRefReq 信号、我是否可以仅将1V8至3V3电平转换器用于 MuxOUT 信号?