This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE6214-Q1:设计支持

Guru**** 2521150 points
Other Parts Discussed in Thread: CDCE6214-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1241963/cdce6214-q1-design-support

器件型号:CDCE6214-Q1

您好、TI 团队、

我们正在审查如何在我们的一个汽车设计中使用 CDCE6214-Q1来代替 Skyworks Si5332。

有一些问题、在下方列出、请帮助您澄清。

 

1.. 该器件已预先编程为两个选项、基于这一点、器件将在所有输出上输出100MHz LVDS 或 LP-HCSL、还是在四个输出中只输出其中一个?

2. 在时钟输出端、数据表指出它为"类 LVDS"、在将器件输出配置为不符合 LVDS 规范的 LVDS 时是否存在任何限制? 我们很想知道、为什么它显示为类似于 LVDS 而不是 LVDS?

3.. 我们计划使用50MHz 晶体输入、在156.25MHz 频率下生成1个 HCSL、在100MHz 频率下生成1个 HCSL、在100MHz 频率下生成1个 LVDS。 请让我们知道这是否可以实现。

4. TI 是否有任何工具或实用程序可生成对模式、输出类型、设置频率等的选择。 如果是、请与我们共享该工具。

 

谢谢。

桑德拉

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sandra:

    1. 这是一个已知的数据表问题、我们正在努力解决该问题。 两个页面上的默认值都是4个100MHz LP-HCSL 输出。
    2. VDDO = 1.8V 时的共模电压较低、因此为什么将其定义为"类似 LVDS "-请参阅下面的:
    3. 此配置是可行的。 我建议在156.25MHz 时钟和100MHz 输出之间放置输出。
    4. TICS Pro 工具适合生成这些配置-请参阅此处: https://www.ti.com/tool/TICSPRO-SW

    谢谢。

    卡德姆