This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:VPP AC 最大规格?

Guru**** 2390745 points
Other Parts Discussed in Thread: LMK04832

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1362152/lmk04832-vpp-ac-max-spec

器件型号:LMK04832

大家好!  

我正在研究用于客户应用的 LMK04832。 客户计划馈入具有2.64V 最小峰间 交流电压的3.3V CMOS VCXO 输入、该电压似乎高于时钟单端输入电压的最大规格。 它们的设置与数据表图24中所示的设置类似、只是没有50欧姆的端接电阻器。

我的问题如下:

交流耦合单输入的最大绝对值是否高于2.4Vpp?

2.向 LMK04832传输2.64Vpp CMOS 信号是否会产生任何后果? 这样做是否会对器件造成任何潜在损坏?

 

感谢您的考虑、

P·鲁宾斯泰因

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    LMK04832的 CLKinx 和 OSCin 输入在 P 和 N 引脚之间具有一个三层叠的反并联钳位二极管组。 这些二极管是相对较大的 SiGe 二极管(由于 LMK04832处于使用 SiGe 晶圆的 BiCMOS 流程中)、因此在该二极管中观察到可感知电流的实际阈值(即使在高温下)通常在 P 和 N 引脚之间至少为2.1V。 此外、输入级弱偏置(>GND)到大约1.65V 的标称共模电压、因此、如果输入对的一个未使用的桥臂与10kΩ 进行电容器耦合、则引脚上的节点电压将大约为1.65V。 偏置可能会因工艺的不同而有所不同、并且可能会被直流耦合输入或通过钳位二极管的电流覆盖、 但通常、偏置电压电平变化足够小、只有超过器件绝对最大额定值的输入才可能会通过钳位二极管推送可察觉的电流-在差分输入用例中、这更是一个问题。

    CLKinX 引脚具有两种放大器模式:双极(使用 BJT 差分对作为输入级)和 MOS (使用 FET 差分对作为输入级)。

    建议电气条件表中的双极输入级幅度受限、以确保输入放大器保持活动状态且不饱和-幅度过大会导致输入级下降过低、并关闭输入晶体管、 或摆幅过高、从而超出驱动输入对的电流源的顺从范围。 MOS 输入级对此不太敏感、通常情况下、MOS 模式用于足够慢的输入、使得输入饱和或截止的总体影响可以忽略不计。

    当然、MOS 模式对于 OSCin 输入是不可用的(与双极模式中的 CLKinX 很像)、因此对于 VCXO 用例、我们没有太多可以做的-如果输入超过振幅的单端限制、 您可能会由于输入放大器饱和或进入截止状态而出现性能下降。

    因此、请回答您的问题:

    Unknown 说:
    1. 高于2.4Vpp 的交流耦合单输入是否具有绝对最大值?

    实际上不需要、除非对其他输入执行一些奇怪的操作、例如将其接地短路。 只要另一个输入交流耦合到其 GND、未使用的引脚就会偏置到大约1/2 Vs 电压、极小的电流将流经钳位二极管、直到输入大于绝对最大额定值中建议的输入损坏阈值。

    Unknown 说:
    2. 向 LMK04832传输2.64Vpp CMOS 信号是否会产生任何后果? 这样做是否会对设备造成任何潜在损害?

    只要输入对中未使用的引脚交流耦合到 GND、就没有将2.64Vpp CMOS 信号与 LMK04832一起使用的风险。 可能会对性能产生一些影响、尤其是当输入电压增加时。 可能2.64Vpp 仍然很小、不值得担心。 但是、如果预计振幅会更大、我建议衰减输出、使其符合建议的工作范围、以获得更好的性能。