This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2820:无法生成 SYSREF 时钟。

Guru**** 2392645 points
Other Parts Discussed in Thread: LMX2820

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1373339/lmx2820-sysref-clock-not-able-to-generate

器件型号:LMX2820

工具与软件:

我们希望从 LMX2820生成 JESD 时钟和 SYSREF、因此能够配置并生成 6GHz 的 RFOUTA_P/N。 但我们无法在 SROUT_P/N 处生成 SYSREF CLK 附加了我的设计快照、请检查并确认我们缺少任何东西?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Akhila:

    您的输入、输出和参考频率是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:

    输入频率(OSCIN)= 25MHz

    输出频率(RFOUTA)= 6GHz

    SYSREF 频率(SROUT)= 5MHz

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Akhila:  
    SYSREFREQ 引脚必须看到从低电平到高电平的转换、即被拉高。

    我在原理图中看到引脚没有连接。

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vicente:

    我已尝试 将 SRREQ_P 从0 -->1设置为 CMOS 模式。  SRREQ_N 悬空。 仍然没有 sysref clk。

    谢谢!

    Akhila Ch

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Akhila:  
    请注意、SYSREFREQ 引脚需要被拉高、并且  保留  高电平-而不仅仅是切换。  

    请在将 SYSREF 引脚拉高时尝试以下配置-我已确认此配置在工作台上有效。  

    此致、  

    Vicente

    e2e.ti.com/.../SYSREF-5MHz out.tcs

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vicente:

    感谢您共享安装文件。 我现在能够生成 SYSREF 时钟。 是否有其他方法可在内部将 SYSREFREQ 引脚驱动为高电平? 因为我 让它在我的设计中浮动。

    谢谢!

    Akhila Ch

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Akhila:

    遗憾的是、没有寄存器设置可实现这一目标、我们需要通过物理方法将该引脚拉高以启用参考频率输出。