This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2820:PFD 杂散

Guru**** 2390755 points
Other Parts Discussed in Thread: LMX2820

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1383042/lmx2820-pfd-spur

器件型号:LMX2820

工具与软件:

你(们)好

我发现 PFD 频率及其谐波有许多杂散、它似乎还不够小。

下面是 PLL 处于锁定状态且 PFD 设置为200MHz 时端口 B 输出的情况。

我想知道除了寄存器更改(PFD 频率、功率电平、CP 电流...)、我是否可以采取任何措施来消除或尽可能减少这些杂散

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bo:

    您是对的、如果不 更改寄存器、您将无法执行任何操作来降低杂散水平。

    此致、

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bo:

    您的参考时钟频率和格式是多少? 您如何将参考时钟连接到 LMX2820?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:  

    感谢您的答复。

    参考为100MHz 单端(OD100LP-61205CV-100.0M)。

    我有两个版本、其中一个时钟与 LMX2820位于同一 PCB 板上。

    另一种是通过 SMA 连接器连接。(两个不同的 PCB 板)

    结果与该水平上的杂散相同。

    我想知道 PFD 频率是否通过电路板泄漏到输出端口。

    如果假设正确、在环路滤波器周围添加一些过孔可能对解决该问题有所帮助?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bo:

    FPD 杂散指的是载波两侧的杂散。 例如、如果输出为4GHz、并在+/FPD 处看到杂散、则表示-200MHz 杂散。

    现在、您正在讨论的是100MHz 多次存在的一组杂散、这些杂散应来自100MHz 源。

    您可以尝试使用具有 SMA 连接器的 PCB 板、使用信号发生器作为参考时钟。 将信号发生器的输出设置为100MHz、10dBm、查看是否仍看到多个100MHz 杂散。  

    您的 ocxo 输出为5V CMOS、您是如何将其连接到 LMX2820的?  

    您是否 将 ocxo 接地端和 LMX2820接地端连接在一起?