This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:抖动最小化

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1390765/lmk04828-jitter-minimization

器件型号:LMK04828

工具与软件:

在单环路模式下、OscIn = 300 MHz 且仅使用 PLL2时的最低抖动规格是什么?

VCO0 = 2400 MHz。  需要150 MHz LVDS 输出。

PLLatinum Sim 提供136fs (假设 RMS)

砖墙式滤波器的输出功率为123fs。  (理论值)

数据表 PG20在245.76 MHz 处给出了109 - 112fs rms 的示例。

我们实际上可以实现这一点吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我会在周四之前回复您。

    此致、

    会的

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我想您会通过电子邮件回复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Colin

    通过电子邮件解决。 关闭螺纹。

    此致、

    会的