This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TRF3765:PLL 锁的准确度

Guru**** 1818760 points
Other Parts Discussed in Thread: TRF3765
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1419373/trf3765-accuracy-of-pll-lock

器件型号:TRF3765

工具与软件:

尊敬的论坛和支持团队:

关于所述现象、您能否提供您对可能的原因的见解以及缓解症状的建议?

该现象的描述:当从 TRF3765输出1148.375 MHz 时钟作为 ADC 的采样时钟(AD12J1600)并采集 A/D 转换数据时、在从第一次采集开始的30分钟间隔后重新采集数据时、数据相位移动约12度。 此外、已经证实、在大约1分钟的间隔内、相位变化大约0.3至0.6度、这表示变化是缓慢的、而不是突然的。

在数据采集期间、PLL 锁定未断开、并且系统似乎正常运行、没有明显问题、从而导致假设这种现象可能是由 PLL 锁定的精度造成的。

TRF3765的设计值如下:

FIG1

此致、
加藤