This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK1D2102:LMK1D2102

Guru**** 2378650 points
Other Parts Discussed in Thread: LMK1D2102
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1442726/lmk1d2102-lmk1d2102

器件型号:LMK1D2102

工具与软件:

专家们、您好!

 我们的设计打算使用 LMK1D2102。 一个输入用于 sysref 1.92MHz、另一个输入用于245.76MHz 的 ADC REFCLK。

 LMK1D2102的 LVDS 输入所需的单端峰峰值范围是多少? 这将帮助我们准确估算 LVDS 差分输入值。

谢谢、Abhijit

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Abhijit:

     LMK1D2102 LVDS 输入的差分 P2P 范围如下(或在数据表的第6页)所示。

    单端 P2P 范围就是这个范围除以2:0.15 - 1.2Vpp。  

    谢谢!

    Michael