This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK5B33414:中断功能

Guru**** 2513185 points
Other Parts Discussed in Thread: LMK5B33414

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1481303/lmk5b33414-interrupt-function

器件型号:LMK5B33414

工具与软件:

团队成员、您好!

目前、我的客户在其电路板上使用 LMK5B33414。 在测试用例中、输入将断开、中断将由器件生成并向 GPIO 报告。  

在这种情况下、当 DPLL 的输入无效时、寄存器会报告 LOFL_DPLL 和 LOPL_DPLL 中断、并且 GPIO 按预期设置为高电平。 当我们清除中断(将0x31 INT_CLR 设置为1)时、GPIO 仍然为高电平、寄存器仍报告中断。  

在我看来、这是应该观察到的、因为在我们清除中断时、输入仍然无效。 LOFL_DPLL 和 LOPL_DPLL 由事件触发。 是否有方法可以将这2个中断配置为上升沿触发器? 就像仅当 DPLL 输入从有效变为无效时、中断才会报告给 GPIO 和寄存器?  

谢谢!

此致、

Qiang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Qiang:

    GPIOx 可用于监控 LOFL 和 LOPL。 您是说仅监控 LOFL 或 LOPL 的上升沿、并在 INT_CLR 置位时清除?

    -Riley

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Riley,

    是的、我只需要监控 LOFL 和 LOPL 的上升沿、并且可以在 INT_CLR 置位时清除。 但请注意、当我们清除 INT_CLR 时、DPLL 输入仍然无效。  

    谢谢!

    Qiang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Qiang:

    我懂了。 GPIO 上有一个 INTR 选项、但我需要对此进行一些测试。 我将重新介绍这一点。

    -Riley

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Qiang:

    您可以为 GPIOx 上的 INTR 标志配置这些位的任何组合。

    可以屏蔽任何单独的中断标志、使该标志不会触发中断输出。

    例如、如果您只想监测 DPLL3的 REF 何时丢失、请屏蔽除 LOR_MISSCLK3_MASK 之外的所有其他位。

    如下所示在 GPIOx 上选择中断(INTR):

    GPIOx 的输出将是 LOR_MISSCLK3_POL 和 LOR_MISSCLK3_INTR 的结果。 因此、当检测到 DPLL3的 LOR 并通过 INT_CLR = 1将其清除时、GPIOx 标志。

    您可以为所需的应用更改为 INT 位的任何其他组合。

    此致!

    Riley