工具与软件:
团队成员、您好!
目前、我的客户在其电路板上使用 LMK5B33414。 在测试用例中、输入将断开、中断将由器件生成并向 GPIO 报告。
在这种情况下、当 DPLL 的输入无效时、寄存器会报告 LOFL_DPLL 和 LOPL_DPLL 中断、并且 GPIO 按预期设置为高电平。 当我们清除中断(将0x31 INT_CLR 设置为1)时、GPIO 仍然为高电平、寄存器仍报告中断。
在我看来、这是应该观察到的、因为在我们清除中断时、输入仍然无效。 LOFL_DPLL 和 LOPL_DPLL 由事件触发。 是否有方法可以将这2个中断配置为上升沿触发器? 就像仅当 DPLL 输入从有效变为无效时、中断才会报告给 GPIO 和寄存器?
谢谢!
此致、
Qiang



