This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS127L18EVM-PDK:ADS127L18 或 ADS127L14 — 有关 2:1 或 4:1 通道均值计算的问题

Guru**** 2533280 points
Other Parts Discussed in Thread: ADS127L18, ADS127L14, ADS127L11, THS4551, THP210

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1562927/ads127l18evm-pdk-ads127l18-or-ads127l14---question-about-2-1-or-4-1-channel-averaging

器件型号:ADS127L18EVM-PDK
Thread 中讨论的其他器件:ADS127L14ADS127L11、ADS127L18、 THS4551、THP210

工具/软件:

大家好、我希望在保持 50ksps 或更高采样率的同时实现尽可能低的噪声。 我可以看到、sweetspot 用于 OSR24 或 32 的外壳 sinc4 滤波器、其中在 Fclk 25.6 或 32.768MHz 时、En 噪声在 8.05 - 10.4uVrms 范围内。 我在这里指的是 数据表的表 6-2。 我当时正在查看另一个 ADC  AD4134 的数据表、在该数据表中我找到了有关 2:1 / 4:1 通道平均值计算的有用信息:  

AD4134 还能够 在其两个或四个输入信道之间执行板载平均。  如果两个通道组合、结果接近 3dB、如果所有四个通道、则结果接近 6dB
即在保持 带宽的同时提高动态范围。“

AD4134 数据表表表 13 中提供了这些设置的相关数据、实际上 4:1 通道老化 的 rms 噪声降至 4.66uV。

ADS127L14/18 数据表第 63 页还提到了均值计算、但没有提供规格和很多详细信息。 如果  ADS127L14/18 在进行 4:1 通道均值计算时具有 6dB 的相同噪声优势、您能帮助澄清一下吗? 它还 能保持 带宽吗? 当尝试进行通道平均计算时、尤其是在我提到的甜点中使用 sinc4 和 OSR24/32 时、是否有其他注意事项? 基本上、我希望以 500kSPS 的速率将 ADC 用作单通道、但要获得 比 sinc4 滤波器更低的不相关噪声(后置滤波器)、同时保持其他规格。

顺便说一下、我熟悉 ADS127L11 — 单通道版本,使用了它的评估板,对性能相当满意。  

提前感谢!

Karen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我有一个拼写错误、我的意思是 500kSPS、而不是 50、如果这有助于  我的信号通常低于 80kHz、因此表 7-3 中的–3dB 116 至 155kHz 非常适合我。 另外、我想确保我们讨论的是内部 ADC 均值计算、而不是稍后在 FPGA 中进行均值计算。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Karen、

    可以、ADS127L14/18 支持内部通道平均。  您也可以在 FPGA 外部执行此操作、但在 ADC 内部内置此功能可减少向 FPGA 传输的数据量、从而减少 IO 数量并降低功耗。

    是的、当使用 4:1 通道均值计算时、ADS127L14/18 将提供 6dB 的噪声优势、或将噪声降低 1/2。  如果您有 ADS127L18EVM、也可以在 EVM 上确认。  如果使用 ADS127L18、还可以配置为 8:1 通道均值计算、在将 SINC4 滤波器与 OSR32 搭配使用时、本底噪声为 8.05uVrms/sqrt (8)=2.85uVrms。

    通道平均不会影响带宽。  但是、如果您通过调整 CLK 频率来获得特定的数据速率、  例如、使用最大速度、带 OSR32 的 SINC4 和 32MHz 将导致采样率恰好为 500kSPS。  f-3dB 也会按比例从 32.768MHz 时的 116.3kHz 降至 f-3dB = 32/32.768*116.3=113.6kHz、其中 32MHz。

    从系统角度来看、只要在每个通道上启用输入缓冲器、就应该能够直接将所有通道输入连接在一起、并从 THS4551 或 THP210 等单个输入放大器进行驱动。

    此致、
    Keith Nicholas
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Keith:

    感谢您提供全面的信息。 基本上、正如您确认的那样、进行 4:1 或 8:1 均值计算不会有任何好处、除了成本增加和布局更复杂之外。 顺便说 一下、我打算在任何情况下使用缓冲放大器、考虑到我的信号不会超过 150kHz、 THP210 会是一个不错的选择。