This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3283:OSTR - LVPECL 脉冲模式

Guru**** 2693225 points

Other Parts Discussed in Thread: DAC3283

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1580053/dac3283-ostr---lvpecl-pulsor-mode

器件型号:DAC3283


我使用四个 DAC3283 器件、HMC7044 生成时钟和 OSTRP 信号。 考虑到 OSTRP 用作脉冲发生器信号而不是连续脉冲、我需要有关如何将在 LVPECL 模式下配置的 OSTRP 信号从 HMC7044 连接到 DAC3283 的指导

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    您应该能够使用以下标准 LVPECL 连接

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    您应该能够使用以下标准 LVPECL 连接

    ...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我计划对 OSTRP 接口使用脉冲信号而不是连续信号。 该脉冲信号的行为类似于 JESD204B SYNC 信号、其直流耦合优于交流耦合。 根据图 42、OSTRP 共模电压为 0.9V 。但是、LVPECL 输出通常具有大约 2V 的共模电压 、因此我需要一个电阻分压器电路将 LVPECL 共模电压降至 0.9V 、以满足 OSTRP 的要求

    上拉电阻的用途是什么 — 下面的 pic (DAC3283 EVM Sch) 中的 R49 和 R51

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:

    一些时钟芯片 LVPECL 驱动器需要直流偏置、因此使用上拉电阻梯。 请遵循您的时钟器件制造商的建议。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的信息。

    根据 DAC3283 的图 44、OSTR 以 0.9V 直流偏置。 由于我们计划使用单稳态脉冲而不是连续 — 建议使用直流耦合。 建议使用 具有 DAC3283 OSTR 引脚的直流耦合 LVPECL 的电路

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Manikandan

    由于 OSTR 是 DAC3283 的接收器、TI 无法就正确偏置时钟驱动器所需的接口网络提供注释。 我们不知道您拥有的时钟驱动器的驱动器特性、因此、建议您与时钟电路提供商讨论以获得建议。 您可以要求他们检查设计中图 44 中所示的输入阻抗网络。 很抱歉、我无法就此提供进一步帮助。 您也可以使用我们的 TI 时钟驱动器联系其电路的时钟团队。

    -康