This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3908D125:仿真过程

Guru**** 2652475 points

Other Parts Discussed in Thread: ADC3908D125

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1584464/adc3908d125-simulation-process

部件号: ADC3908D125

大家好、E2E 专家:

我们正在喂一个  250mV  输入端的反相输入端  AD8002 。 然后、AD8002 的单端输出(增益=1)连接到的同相输入  AD8138. 。 AD8138 具有摆幅 (1.9Vp-p) 的差分输出会馈送到  ADC3908D125 、ADC 的 8 位输出被发送到 FPGA。
 
就像我们对级联进行仿真那样  AD8002 和 AD8138  并获得了约 1.9Vp-p 的差分摆幅、您能为我们提供仿真指南吗  ADC3908D125。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    遗憾的是、没有可用于仿真任何高速 ADC 的模型。

    如果您确信通过仿真实现 1.9V 的输入满量程、那么无论是设计电路板还是从 TI 购买 ADC39xxEVM、都可以在实验室工作台上验证仿真设计。

    然后、您可以使用我们的硬件和软件工具验证性能。

    此致、

    Rob