This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE58JD32:JESD 接口行为

Guru**** 2564565 points
Other Parts Discussed in Thread: AFE58JD32

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1070984/afe58jd32-jesd-interface-behavior

部件号:AFE58JD32
“线程:测试”中讨论的其它部件,

在 AFE58JD32 JESD 系统出现期间,我们发现内部奇数 mux 通道有时会显示偶数 mux 通道相对于 JESD 接收器发出的 JESD 多帧和帧信号的位置(反之亦然)。 我通过在 AIN16上发出已知信号来测试这种情况。 我有时会看到 AIN16转换值显示在我所期望的奇数通道数据的位置(本例中为 AIN15),有时我会看到它显示我所期望的位置(本例中为 AIN16)。

我发现我 可以通过重置和重新配置 AFE (包括建议的寄存器配置初始化,PLL 重置和 TX_trig)来导致这种偶数/奇数翻转。 我还发现,只要在 AFE 中清除了 mask_TX_trig 位,单个 TX_trig 脉冲就会导致偶数/奇数翻转。  这种翻转并不是每次都发生。 有时是这样。 有时没有。

是否有人对导致这种情况的原因有任何想法?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,凯尔,

    让我与我的团队成员一起收集更多有关您观察到的信息,并回复您。

    谢谢,此致,

    阿比希克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,凯尔,

    我认为这种观察最可能的原因可能是 TX_TRIG 信号的定时违规。 可能 是设置和保持,可能是内部信号锁定不当。

    请问您所应用的 TX_TRIG 脉冲的持续时间?

    我建议 Ts_trig 持续时间至少为1个时钟周期,可以尝试2或3个 clk 周期。 基本上只需使用宽度即可。

    您可以进一步参阅数据表第68页第9.3.8.2节。

    请告诉我这对您是否有用。

    谢谢,此致,

    阿比希克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,凯尔,

    我希望您的问题能得到解决,我正在结束这条主线,如果您需要进一步的支持,请随时重新打开。