This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1220:多个器件

Guru**** 2390755 points
Other Parts Discussed in Thread: ADS1220

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1090757/ads1220-multiple-devices

部件号:ADS1220

各位专家,您好!

你好。

CX使用多个ADS1220 A/D转换器进行设计。 将在他们正在使用的所有ADS1220之间共享DRDY引脚。 他们将为每个A/D提供独立的CS输入线路,但想知道共享DRDY引脚是否会损坏在其中一个A/DS的数据传输过程中未激活(CS high)的A/DS。

谢谢你。

此致,
Archie A.(Archie A.

e2e.ti.com/.../ads1220-multiple-synchronous-sampling

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Archie,

    DOUT/DRDY引脚是推挽式逻辑类型输出。  将两个推挽式输出连接在一起会产生冲突,其中一个输出逻辑零,另一个输出逻辑零。  这是不可取的,因为产生的逻辑状态是不确定的,并且设备电流可能很高。  如果需要或DRDY信号,您可以使用逻辑或门(或多个或门)。  请告诉我,这是否有帮助,或者您还有其他问题。

    艺术

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Art,

    感谢您的反馈。

    了解输出是推挽式的,我们将在SPI总线上一次仅与一个设备通信,一次只能为一个设备拉低CS。 在数据传输过程中,总线上剩余的非活动ADC是否具有这些输出的浮动引脚?

    此致,
    Archie A.(Archie A.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Archie,

    不使用时,脱棉盘将在Z轴上偏高。  如果通过 在配置寄存器中将DRDYM位设置为HIGH,将dout配置为DOT/DRDY,则它将不会进入HIGH Z模式。  独立的DRDY引脚永远不会处于高Z模式,当数据就绪时,它将输出低电平,否则输出高电平。

    艺术