This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF83:SYNC0和SYNC1引脚和用途

Guru**** 2386650 points
Other Parts Discussed in Thread: DAC38RF83
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/582961/dac38rf83-sync0-and-sync1-pins-and-purpose

部件号:DAC38RF83

DAC38RF83的数据表中规定了“JESD204B链路0,LVDS正输出的发送器同步请求”,但这意味着什么?

我们正在尝试找出连接这些针脚的位置。

这些引脚是否连接到我们的FPGA,或者我们是否可以将它们连接到我们的微控制器?

我们希望对这些针脚进行详细说明。

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Randy,

    这意味着SYNC是有效的低信号。 当DAC通电时,它会将SYNC设置为LOW (如果仅使用一个链路和一个SYNC,则SYNC0),通知发送器(通常为FPGA)开始向DAC发送数据, 启动JESD204B接口的CGS序列。 当DAC在所有使用的通道上建立CGS后,它将发送SYNC HIGH以指示传输设备停止发送K 28.5 字符并输入ILS序列。 因此,无论将数据发送到DAC,都需要将此同步连接到DAC。

    DAC有一个选项,可用作两个完全独立的链路。 在这种情况下,link0将使用SYNC0,link1将使用SYNC1。

    此致,

    Jim