This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5294EVM:如何使用BUFIO将位时钟转发至IDDR。

Guru**** 1821780 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/579920/ads5294evm-how-to-use-bufio-for-forwarding-bit-clock-to-iddr

部件号:ADS5294EVM

大家好,我正在从事高速串行LVDS ADC数据采集工作。 我已阅读

本指南。 本指南第10页图3-1显示在IDEAY之后应使用BUFIO将位时钟转发给IDDR。但当我使用BUFIO时,在路由过程中收到错误。

错误:"[DRC 23-20]规则违规(RTSTAT-1)未路由网络- 1个网络未路由。 有问题的总线和/或网络为DESIGIND_1_I/iddr2_IP_0/inst/cBufferedIO。"  我使用Zedboard (XC7Z020)作为FPGA。 请帮我解决问题。  

是否有必要在此处使用BUFIO?

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Hammad,

    我们已收到您的查询。 我们没有与Xilinx Zynq FGPA合作的经验。
    我们正在与软件团队核实他们是否可以提供一些解决错误的指导。
    根据文档,实现延迟的另一种方法是使用锁相环(PLL)。
    您是否尝试过使用PLL?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Praveen:

    我还没有尝试过PLL解决方案。 我要求我们延迟,所以我只能用延迟来解决问题。

    此致