This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1672:最大系统时钟频率

Guru**** 2394295 points
Other Parts Discussed in Thread: PCM1690-Q1, ADS1672, ADS1675

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/592227/ads1672-max-system-clock-frequency

部件号:ADS1672
主题中讨论的其他部件:PCM1690-Q1ADS1675

在我当前项目的设计中,ADC (ADS1672)和DAC (PCM1690-Q1)需要不同的系统时钟值。 为了让事情变得更容易,我希望两台设备都使用同一个系统时钟。 DAC时钟为24.5760 MHz,而数据表显示时钟为20 MHz。 ADS1672的数据表显示了使用20 MHz时钟的器件的特性,但并未说明这是最大时钟频率。 是否可以在24.5760MHz的时钟频率下运行ADS1672? 在我的系统中,有一个FPGA,它的系统时钟介于100 MHz到150 MHz之间,我想用它来为ADC和DAC生成系统时钟,并且一个时钟源总是优于2。

此致,

Mike Lacroix

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mike:

    ADS1672主时钟的额定频率最大为20MHz,它实际上在第7页上定义为tCLK,具有最小周期(1/最大频率)。 虽然ADS1672可能与24.576MHz时钟配合使用,但我们无法保证您可以从该器件中获得何种性能。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Tom。 我同意ADS1672可能在更高频率下工作,但我也遇到了TI无法保证该装置正常工作的问题。 我想我只会为每个设备和FPGA (撞机)设置单独的时钟。 话虽如此,ADC和DAC为什么不能以相同的采样速率(在我的情况下为192 KHz)在相同的系统时钟下运行?
    此致,
    Mike
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mike:

    我认为主要原因是ADS1672实际上并不是作为音频ADC进行营销的。 它主要用于振动分析和其他工业类型应用。 192kHz对您的应用是否至关重要? 您始终可以看看ADS1675,它与ADS1672的基本部分相同,但运行速度要快一点,主时钟最高可达32MHz。