This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3151:DAC延迟稳定时间超过规范

Guru**** 2524460 points
Other Parts Discussed in Thread: DAC3174, DAC3151

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/591823/dac3151-dac-delay-settling-time-above-the-specification

部件号:DAC3151
主题中讨论的其他部件:DAC3174

您好,  

问题:与数据表值11nsec相比,DAC延迟为1.2uSec。禁用FIFO,SYNC,ALIGN时的设置时间是多少?  

设置:发送到DAC输入的固定模式(带起始位的CW音是0),并在示波器中监控DAC输出。我们直接在DAC数字LSB输入和DAC输出处进行测量,因此我们的电路板定时是正确的。  

DAC寄存器设置,如下所示。 禁用FIFO,禁用同步,禁用对齐(我们的应用程序不需要)。

寄存器:
x0 x2404 \\ 2的完成。
x1 x6C00
X2 x3FF0
X3 x0
x8 x0
X9 x0
XA xF0A0
X14 x0

此延迟是否与FIFO禁用模式下的预期不符,请建议进行改进或我们需要进行的任何寄存器设置以进行改进。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    通过器件的延迟以DACCLK时钟周期而不是ns为单位。   数据表中的单位对于数字延迟不正确,数字延迟通常为26个时钟周期,而不是26ns。  当我们修订这些数据表时,我们会从数据表中获得一些早期的拼写错误。  请查看双通道版本DAC3174的数据表,我们已将该单元从ns更正为DACCLK周期。  我们还将在下一个DAC3151数据表中修复此问题。  

    DACCLK的频率是多少?   如果您看到大约1.2uS的延迟,则它看起来比最大500MHz要小。   这种典型的延迟是在启用FIFO的情况下进行的,因此 在绕过FIFO的情况下,它将少于26个典型的时钟周期。    除了使用更高的频率让DACCLK缩短时钟周期之外,我不知道有什么方法可以进一步缩短延迟。  

    此致,

    Richard P.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard:

    感谢您的快速响应。 现在很清楚,我们的系统中出现了16/17时钟周期延迟。  在我们的应用中,DACCLK范围为5MHz至160MHz,目前我们正在测量5MHz。  

    再次感谢您的支持,这有助于估算系统总延迟

    此致

    库马尔。