This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC37J82:子类1,不支持SYSREF

Guru**** 2502205 points
Other Parts Discussed in Thread: DAC37J82

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/603265/dac37j82-subclass-1-without-sysref-support

部件号:DAC37J82

能否确认DAC37J82在没有SYSREF的情况下工作?  

它声称支持子类1,但允许禁用SYSREF。 是否已确认此操作?

Mike

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Michael,

    在子类1模式中,建立JESD链路后,不再需要SYSREF,可以关闭它。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jim,

    您能澄清吗? 我们不需要同步多个设备,也不需要使用SYNCB_P/N来允许DAC建立K 28.5 同步。 我们根本不连接SYSREF_P/N。 您暗示至少在最初需要SYSREF_P/N。 为什么? 如数据表中所述。 SYSREF_P/N可以取消连接....

    ................................如果不使用,则为自偏置,VCM=0.5V时为100mV差分。

    谢谢!
    Mike
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Michael,

    数字模块(如NCO,JESD,clock dist)在配置后都需要重置。 这是通过发出SYSREF脉冲来实现的。 由于设计的体系结构,该部件至少需要SYSREF输入的2个脉冲。 有关详细信息,请参阅随附的文档。

    此致,

    Jim

    e2e.ti.com/.../2335.DAC3xJ8x-Device-Initialization-and-SYSREF-Configuration.pdf

      

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Jim,

    我们实际上不使用NCO,时钟和PLL都锁好了。 我们已同步,可以对K 28.5 ,21.5 和ILA模式进行测试-速度均为6Gb/s或12Gb/s 我们已将Config36和config94设置为不使用SYSREF脉冲。 如前所述,数据表显示SYSREF可能处于未连接状态。 但JESD链路似乎未启动。

    鉴于所有这些,您是否认为我们必须将DAC设置为使用SYSREF脉冲,而不管数据表指令如何? 在所有配置下,如果没有至少一些SYSREF脉冲,就不可能实现JESD链路?

    谢谢!
    Mike
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Mike,

    JESD状态机和时钟分频器块只能通过SYSREF信号复位。 此信息将添加到下一版本的数据表中,并且任何提及无需SYSREF即可运行的内容都将被删除。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim,

    SYSREF脉冲是否可以跨越多个DACCLK_P上升边缘而仍然是一个脉冲?

    即 ,SYSREF转换是否重要 ,或者仅在升数DACCLK_PS上的SYSREFs值?

    更重要的是,我想我们可以为每个DAC子系统设置"使用下一个单SYSREF脉冲",而不会考虑SYSREF脉冲的长度?

    Mike  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Mike,

    DAC使用SYSREF的上升沿,因此,如果 您计划关闭脉冲宽度,只要脉冲宽度不短于多帧周期(根据标准),则不会有影响。 如果让它保持运行,则它必须与 多帧时钟频率相同,或者必须是该值的整数除法。

    此致,

    Jim