This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5263:ADS5263同步

Guru**** 2513185 points
Other Parts Discussed in Thread: ADS5263

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/626426/ads5263-ads5263-synchronization

部件号:ADS5263

ADS5263具有同步引脚,但我不确定该引脚的实际功能。 我有一位客户想使用同步引脚来同步(4) ADS5263。 以下是应用程序的说明:

我设计了一个带有 (4)个ads5263的主板。  我想同步所有4个ADC (16个通道)的采样。 我过去对不同的多ADC芯片所做的是将所有芯片设置为输出一个斜坡(假设它们都同时在0处启动斜坡-这就是为什么我的问题很重要), 并根据需要将FPGA中不同ADC的斜坡延迟到所有ADC的时间一致。  然后,我可以切换ADC以输出样本数据,所有ADC都将同步。

我刚刚再次查看数据表,似乎重置信号只重置串行接口,因此同步多个ADC毫无用处。  现在唯一的希望是同步输入是否重置斜坡计数器。 我已将来自FPGA的信号并行路由到所有同步输入。 该数据表只是说它是"在降低输出数据速率的情况下同步通道和芯片的输入信号"。  (不是对其实际用途的非常详细的描述。)  我正在使用降低的数据速率(4x位时钟)。

实际上,由于同步信号不是时钟采样的(至少数据表没有这样说),因此 由于其异步特性,它不能用作同步多芯片的可靠方式。

同步PIN是否可以在所述应用程序中工作? 除了与CCD阵列配合使用之外,数据表中对它的描述不是很好。 您能否根据客户上述问题解释针脚的实际操作?

感谢您的帮助!

Richard Elmquist

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard:

    我们已收到您的咨询,并将在本周结束前回复您。 感谢您的耐心等待。

    此致,

    奥卢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Richard:

    你过得怎么样?

    感谢您为使用我们ADS5263器件的客户提供帮助。

    根据ADS5263数据表(但很抱歉没有很清楚地提及),

    SYNC输入引脚用于同步减少的输出数据

    (在这种情况下,假定打开了小数筛选器)。

    当然,请确保所有时钟输入已对齐

    非常感谢!

    祝你度过美好的一天!

    此致,