ADS5263具有同步引脚,但我不确定该引脚的实际功能。 我有一位客户想使用同步引脚来同步(4) ADS5263。 以下是应用程序的说明:
我设计了一个带有 (4)个ads5263的主板。 我想同步所有4个ADC (16个通道)的采样。 我过去对不同的多ADC芯片所做的是将所有芯片设置为输出一个斜坡(假设它们都同时在0处启动斜坡-这就是为什么我的问题很重要), 并根据需要将FPGA中不同ADC的斜坡延迟到所有ADC的时间一致。 然后,我可以切换ADC以输出样本数据,所有ADC都将同步。
我刚刚再次查看数据表,似乎重置信号只重置串行接口,因此同步多个ADC毫无用处。 现在唯一的希望是同步输入是否重置斜坡计数器。 我已将来自FPGA的信号并行路由到所有同步输入。 该数据表只是说它是"在降低输出数据速率的情况下同步通道和芯片的输入信号"。 (不是对其实际用途的非常详细的描述。) 我正在使用降低的数据速率(4x位时钟)。
实际上,由于同步信号不是时钟采样的(至少数据表没有这样说),因此 由于其异步特性,它不能用作同步多芯片的可靠方式。
同步PIN是否可以在所述应用程序中工作? 除了与CCD阵列配合使用之外,数据表中对它的描述不是很好。 您能否根据客户上述问题解释针脚的实际操作?
感谢您的帮助!
Richard Elmquist