This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3283EVM:与Xilinx KC705或Genesys 2电路板兼容

Guru**** 665180 points
Other Parts Discussed in Thread: DAC3283, DAC3482, ADS4249
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/654210/dac3283evm-compatibility-with-xilinx-kc705-or-genesys-2-boards

部件号:DAC3283EVM
线程中讨论的其他部件:FMC-DAC适配器, DAC3283TIDA-0.0069万DAC3482ADS4249TSW1400EVM

您好,


我不知道此EVM以及50美元的适配器是否与Xilinx KC 705 FPGA板连接器(右侧还是左侧?)引脚兼容


www.xilinx.com/.../ek-k7-kc705-g.html

或者使用Digilent Genesys 2 EVM?
store.digilentinc.com/.../


运行此EVM是否有源代码(VHDL/Verilog等)?


此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Aronii:
    我看到DAC3283与TI.com上提供的FMC-DAC适配器兼容。 有关兼容性表,请参阅FMC-DAC-适配器产品页上的文献文档。 它缺少一些最新的ADC/DAC,但包括DAC3283。

    对于固件参考设计,我将向您介绍TIDA-0.0069万文档,该文档介绍了Altera FPGA的数据转换器接口。 我认为,在设计Xilinx固件时,固件参考设计会对您有所帮助。

    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Brian,
    感谢您的快速响应。
    你似乎不理解我的问题。
    我知道DAC3283与FMC-DAC适配器兼容。 由于DAC3283 EVM网页上提供了适配器,而且还显示了两个板(EVM和适配器)连接在一起的图片,因此这一点很明显。
    我的问题是该适配器(另一侧-不是连接到TI EVM的那一侧)是否与我提到的2个Xilinx评估板兼容。 这些主板-"KC705"和"GENESYS 2"在文档中的任何地方都没有提及,尽管连接器看起来相同(引脚是否相同? 相同间距?)。
    因此,源代码是Qar二进制文件(Altera Quartus)-对Xilinx芯片并不完全有用...
    如果您可以找到这些文件的VHDL/Verilog源代码,这将非常有用。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Aronii,
    啊,我明白了。 FMC-DAC适配器上的问题连接是行业标准FMC接口,将信号正确路由到具有FMC连接器的正确设计的FPGA板。 我们使用低引脚数(LPC 160引脚)引脚输出,以实现最大的灵活性和与FPGA板的兼容性。

    KC705 Kintex平台板具有两个FMC连接器1 LPC和1 HPC配置。 这两种都适合与FMC-DAC适配器连接。

    Digilent GENESYS 2配备单个FMC连接器,采用HPC配置。 这适用于FMC-DAC适配器。

    接口的另一个问题是FPGA板能否以足够高的时钟速率运行,以便与DAC连接。 从这个角度看,您列出的Kintex平台都很好。

    我知道下载Quartus软件View the Qar项目和HDL源代码并不理想。 我正在尝试查看是否有适用于Xilinx的LVDS固件设计可用。 我需要在下周早些时候与您联系。

    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Aronii:

    我已经检查过了,现在我们有了一个可以在现代Xilinx设备上发布的设计。

    此致,

    Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,

    我知道您没有为Xilinx FPGA提供任何源代码,但老实说,我查看了互联网,发现一些“不满意的客户”说TI的主板不适合新的Xilinx主板(如KC705)。

    我发现了一个博客,有人说他们购买了一些TI的主板,他们必须切割PCB才能将其安装到主板上,然后连接器没有正确就坐,接触不良。
    它是在Xilinx论坛中编写的,但它们没有指定他们使用的是哪些TI主板。

    我希望,如果TI销售用于Xilinx主板的适配器(带有FMC连接器),有人会测试这些适配器是否正常工作...
    如果我要购买这些主板和适配器(一个用于DAC,一个用于ADC),如果它们不适合或不能正常工作,TI是否会为其退款?
    这些主板的成本为299美元+ 499美元+ 49美元+ 49美元= 896美元,这是一笔不可忽略的钱...
    因此,请帮助我检查机械问题,如引脚兼容性。
    至于源代码:谁能发送这些主板的Altera VHDL文件? (VHDL未加密项目文件)我需要ADS4249和DAC3482 EVM,它们都随附了附加的Xilinx适配器。
    我知道它不会在Xilinx软件中编译VHDL文件,但至少要从一些开始。 您不希望我从Altera获得许可证并安装他们的软件,只是为了查看这些文件。
    这是您可以提供的最低限度帮助。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Aronii:
    希望为您提供有关此方面的最新信息。

    我已经在内部订购了我们正在讨论的两块适配器板。 我会用手头上的KC705板检查它们,并让您知道我知道了什么。

    我还检查了您的许可证问题,了解您需要Quartus付费版本才能打开项目。 我正在与我的团队合作,以了解我们是否可以/如何以有意义的方式将./Sources作为文本包含在内。 有很多文件,最初担心的是没有项目关联,这真的毫无意义。

    我们确实希望在今年晚些时候发布Xilinx LVDS设计,但不幸的是,它尚未准备就绪。

    我将在下周初提供另一个最新情况。

    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢,Brian。

    我将等待源代码。 在此之前,我想知道一件简单的事情:您能否告诉我(ADC和DAC适配器)是否与 KC705板的引脚兼容?

    使用哪个接头? HPC,LPC或两者?

    您是否可以将这些主板插入同一个KC705主板?

    如果您可以发布插入到该版块中的两个图片,我将不胜感激。

    感谢您的支持,

    AVI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Avi:

    我能够确认KC705在适配器板和EVM上的机械配合。  适配卡使用FMC连接器的'LPC'配置,因此它们与KC705上的两个FMC连接器兼容。

    支架和DAC板存在机械干扰。  您需要卸下支架。  

    最后,必须调整支架高度。  FMC和HSMC连接器在配接时,如果板与高度匹配,则性能良好,但 不匹配 会导致间歇性触点问题。

    我认为 另一个关于不匹配/干扰的问题已经通过DAC板HSMC连接器上的BOM更改得到解决。  请参阅此帖子了解详细说明。  

    https://e2e.ti.com/support/data_converters/high_speed_data_converters/w/design_notes/3316.dac348x-hsmc-connectors

    您订购的主板上有正确的连接器。

    此致,

    Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AVI,
    对于TIDA-0.0069万项目,您是否可以下载Quartus Prime标准版? 我认为您可以下载和安装,然后申请30天的许可证以打开和查看项目。 如果不是这样,请告诉我。

    取消项目存档后,您将能够查看Verilog。 如TIDA-0.0069万指南中所述,我们已实例化了一些Altera IP块(megafunctions)。 您需要为Xilinx设备构建或查找类似的IP。

    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我不知道如何使用该软件。 我还让一位与我一起工作的设计师打开这个文件,他说他不能打开。 是否为旧版本? 文件损坏?
    我不知道为什么不能让设计它的人制作包含所有文本文件的ZIP文件(请不要问Qar!) 把它放到论坛上?
    我相信我不是唯一一个与Xilinx合作的人。 您得到了一份很好的文章,说这些DAC可以与Xilinx电路板配合使用,但根本不支持。 我已经发布了几个问题,没有一个问题得到正确回答。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AVI,
    我找到了另一种可能有帮助的资源。 Xilinx有一个XAPP866文献和示例项目,用于与我们的一个串行LVDS器件进行连接。 它介绍了设计过程以及如何对齐数据。

    ADS4249将配置为DDR (两个时钟边缘上的示例),因此需要进行一些修改,但它可能比Altera代码更直接。

    文献和项目可在Xilinx.com上找到并搜索XAPP866。 您必须登录Xilinx才能下载代码。

    此致,
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    AVI,
    我们对软件的发布方式有限制,因此我不能轻松地压缩源文件并发送它们。 很抱歉。

    您是否能够查看XAPP866项目?


    此致,
    Brian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Brian,

     由于以下原因,XAPP866应用说明不适用于我:

    1.他们说:“速度高达每秒125兆次(MSPS)”。 ADS4249的采样速率为250 Msamples/sec,这是一种完全不同的计时。

    2.它是串行LVDS。 我的问题是关于用于将TI主板连接到Xilinx主板的并行LVDS。

    3.在串行LVDS上,带宽约为20倍。 您认为它能在ADC和Xilinx电路板之间的所有距离下工作吗? (中间带有TI适配器板)
    我对此表示怀疑。

    我想知道您关于发送您在网页上Qar文件中已经被破坏的源代码的论点。
    发布Qar项目文件(包含所有源代码)是否正常,但发布与ZIP文件相同的文件是否正常?
    我真的不明白您有什么"限制"...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您是否可以为这些ADC和DAC (如ADI)创建HDL项目? 请访问 wiki.analogue.com/.../xilinx
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Weihua
    我们唯一支持此DAC EVM的FPGA平台是TSW1400EVM。 我们没有任何HDL或其他对KC705和LVDS DAC的支持。
    此致,
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim,

    我们知道这一点,因此我们联系了TI并要求您帮助我们从Xilinx开始。

    但是,您不是帮助我们,而是开始告诉我们有关政策的信息,并拖延 我们的项目。

    另一个通过Analog Devices链接回复此查询的人试图告诉您,使用Xilinx的客户的首选是从Analog Devices而不是从TI购买。

    我要求您打开已发布的Qar文件,并以TXT格式压缩VHDL代码,然后将其放在论坛上供我和其他用户使用。

    答案是 让我下载Altera的软件,然后浪费几个小时来了解其工作原理,然后提取Qar文件。

    这就是您称之为技术支持的内容?

    很抱歉,但我很失望。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AVI,
    我们无法发布直接VHDL,因为该设计在某些地方利用了脚本化的英特尔MegaCores。 这些已配置的内核是英特尔IP许可证的一部分,如果没有其许可证,则不能直接分发。 如果没有这些核心及其上下文,设计将毫无意义,因此我们要求您安装Quartus以查看。

    引用的Xilinx项目是作为高级体系结构示例提供的,而不是作为一对一的速度工作原型提供的。 很抱歉混淆了。

    我们计划在未来发布更多参考设计(Xilinx和英特尔),但我目前无法提供任何时间表。

    此致,
    Brian