This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS5474EVM:ADC至Xilinx VC707

Guru**** 663810 points
Other Parts Discussed in Thread: ADS5474EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/657156/ads5474evm-adc-to-xilinx-vc707

部件号:ADS5474EVM
主题中讨论的其他部件:FMC-ADC-ADC,TSW1400EVM

我的应用是使用ADS5474EVM和TI FMC-ADC-ADC-ADAPTER板连接到Xilinx VC707 FPGA开发板。

 

1.此适配器板是否设计为直接与VC707配合使用?

 

2.是否有人成功使用了此配置?

 

3. TI,Xilinx或其他任何人是否具有用于FPGA引脚配置的VHDL代码?

 

4.是否有任何人具有此配置的通用入门VHDL项目代码,可以用来启动我的项目?

 

谢谢。

 

Greg P.     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Greg,

    我们正在研究这一问题。

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Jim:

    您是否对我的问题有答复?  谢谢。

    格雷格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Greg,

    如果使用适配器板,所有数据线和时钟都将进行极性交换。 如果您可以使用Xilinx FPGA取消交换,适配器应该可以正常工作。 FPGA侧有一些信号将被强制到GND,但这些信号似乎都是可分配为输入或三项表示的数据线。 遗憾的是,我们没有任何Xilinx代码示例,因为我们的大多数工具都是基于Altera的。 您可以在  TI网站上的TSW1400EVM产品文件夹下找到一些VHDL/Verilog代码。 这是我们销售的平台,它允许用户从 ADS5474EVM捕获数据。  

    此致,

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Jim。
    格雷格