请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:ADC12J4000EVM 主题中讨论的其他部件:ADC12DJ3200, ADC12J4000
您好,
我们要求在FPGA中以2 GSPS速率对ADC数据进行采样,并进一步以2GSPS采样速率进行FIS/FFT。 如果有任何参考文档/设计可在FPGA中以2GSPS速率捕获这些ADC数据,请分享。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我们要求在FPGA中以2 GSPS速率对ADC数据进行采样,并进一步以2GSPS采样速率进行FIS/FFT。 如果有任何参考文档/设计可在FPGA中以2GSPS速率捕获这些ADC数据,请分享。
您好,Maddina
ADC12DJ3200设备文件夹中有一个参考设计,非常接近您要查找的内容。
"Arria10+ ADC12DJ3200 JMODE0设计固件"提供了Altera Arria 10示例,用于将数据流传输到FPGA结构。 客户必须执行进一步的处理。
ADC12J4000 DDC旁路模式与ADC12DJ3200 JMODE0 (单输入,DDC旁路模式)非常相似。 唯一的区别是通道内的样本排列略有不同,只是交换通道以适应不同的设备。 请参阅ADC12J4000数据表中的表12和表13以及ADC12DJ3200数据表中的表20以了解差异。
我建议您联系Altera,获取他们关于FIR / FFT实施的建议。
我希望这会有帮助。
此致,
Jim B