您好,
我正在设计一个新模块,它将以菊花链方式连接多达4个ADS1299。 为了配置BIASOUT,我参考了数据表的图38和39,只需输出BIASOUT并将BIASINV连接到菊花链中的下一个ADS1299,使用电阻器和电容器创建集成电路。获得以下设计:
我还有一个参考设计是从以前的一个项目开始的,它遵循不同的策略,将RC置于系列中,并通过电压随动件输出BIASINV信号。 我应该坚持使用此配置吗? 它能否提供更好的性能?
感谢你的帮助。
最好的翻新
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我正在设计一个新模块,它将以菊花链方式连接多达4个ADS1299。 为了配置BIASOUT,我参考了数据表的图38和39,只需输出BIASOUT并将BIASINV连接到菊花链中的下一个ADS1299,使用电阻器和电容器创建集成电路。获得以下设计:
我还有一个参考设计是从以前的一个项目开始的,它遵循不同的策略,将RC置于系列中,并通过电压随动件输出BIASINV信号。 我应该坚持使用此配置吗? 它能否提供更好的性能?
感谢你的帮助。
最好的翻新
您好,Husein,
感谢您的帖子。
如果您使用来自所有4个ADS1299器件的电极输入来生成共模,则只需将其BIASINV引脚短接在一起并关闭除一个偏置放大器之外的所有器件。 这会将所有PGA输出连接到一个偏置放大器输入处的同一个加和接点。
您的参考设计似乎在做一些略有不同的事情。 在这些应用中,通常会将电极周围的屏蔽驱动到接近电极线自身上相同共模电位的共模电位。 这有助于减少噪音之间的寄生耦合,并减少从周围环境中接收的噪音。 当偏置放大器用于将 反向 共模信号驱动到主体(以获得更好的共模 抑制)时,BIASINV信号可被视为 驱动屏蔽所需的非反向共模。 BIASINV输出应进行缓冲以驱动屏蔽,从而不会给PGA放大器带来额外的负载。
此致,