我有兴趣使用ADS4145 ADC。 我对这部分有几个问题。
1.数据表将20MHz列为此ADC可使用的最低时钟频率。 我们的应用需要16.5MHz ADC时钟速度。 这样可以吗? 在ADC 性能下降之前,采样速度可以降低多少?
2.我们计划在系统中使用多个ADC,所有到达ADC的采样时钟都将同步。 所有这些ADC是否都将与此体系结构同步? 由于ADC架构的原因,数据中的相位不明确是否有任何原因?
3.要启用DC偏移校正,寄存器写入序列是否将EN偏移校正设置为1,然后在寄存器CF中编程偏移时间常量? 还是相反顺序?
4.我计划将ADS4145EVM电路用于我的应用。 输入端的直流偏移可能超过+/-10mV的任何原因? 我只是担心输入直流偏移是否超过ADC的校正能力。
谢谢!
AB