This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4145:ADS4145采样速度和其它功能

Guru**** 2386620 points
Other Parts Discussed in Thread: ADS4145
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/599277/ads4145-ads4145-sampling-speed-and-other-functions

部件号:ADS4145

我有兴趣使用ADS4145 ADC。 我对这部分有几个问题。

1.数据表将20MHz列为此ADC可使用的最低时钟频率。 我们的应用需要16.5MHz ADC时钟速度。 这样可以吗? 在ADC 性能下降之前,采样速度可以降低多少?

2.我们计划在系统中使用多个ADC,所有到达ADC的采样时钟都将同步。 所有这些ADC是否都将与此体系结构同步? 由于ADC架构的原因,数据中的相位不明确是否有任何原因?

3.要启用DC偏移校正,寄存器写入序列是否将EN偏移校正设置为1,然后在寄存器CF中编程偏移时间常量? 还是相反顺序?

4.我计划将ADS4145EVM电路用于我的应用。 输入端的直流偏移可能超过+/-10mV的任何原因? 我只是担心输入直流偏移是否超过ADC的校正能力。

谢谢!

AB

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Arvind,

    1. 数据表列出了20MHz作为此ADC可使用的最低时钟频率。 我们的应用需要16.5MHz ADC时钟速度。 这样可以吗? 在ADC 性能下降之前,采样速度可以降低多少?

    A1:我们正在修改数据表以展示低速性能。 我们已经看到,该部件的工作速度可降至1MSPS。 但是,修订后的数据表将支持低至3MSPS的速度。

    1. 我们计划在系统中使用多个ADC,所有到达ADC的采样时钟都将同步。 所有这些ADC是否都将与此体系结构同步? 由于ADC架构的原因,数据中的相位不明确是否有任何原因?

    解答2:是的,如果所有ADC芯片的采样时钟都是同步的,则输出应保持同步。 但是,您可以考虑查看计时特性表中提供的'孔径延迟'规格。

    1. 要启用DC偏移校正,寄存器写入顺序是否设置EN偏移校正为1,然后在寄存器CF中编程偏移时间常量? 还是相反顺序?

    解答3:任何顺序都正确。 SPI写入与序列无关。

    1. 我计划将 ADS4145EVM 电路用于我的应用。 输入端的直流偏移可能超过+/-10mV的任何原因? 我只是担心输入直流偏移是否超过ADC的校正能力。

    A4:直流偏移量因IC的不同而异。 批次之间的差异是DC偏移差异的最重要因素。 供应和温度变化是另外两个因素,但它们的影响不大。 数据表显示直流偏移的最小/最大值为+/-15mV。 在不太可能发生的情况下,角部装置在通过生产测试时可能会显示+/-15mV偏移。

    此致,

    Jim