This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5675AEVM:跳线和放大器;时钟问题

Guru**** 2511415 points
Other Parts Discussed in Thread: SN65LVDS387, DAC5675A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/592936/dac5675aevm-jumper-clock-questions

部件号:DAC5675AEVM
主题中讨论的其他部件: SN65LVDS387DAC5675A

有关TI器件DAC5675AEVM的问题:  

(1)跳线W3:LVDS线路驱动器启用意味着什么?  

(2)跳线W3:输出3态和启用输出之间有何区别?

(3) ECL/PECL时钟:如何配置/使用J10和J11来输入差分ECL/PECL时钟信号(布线,板连接)?

(4)设备的输出频率是多少?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Andrew,

    1. LVDS线路驱动器启用意味着应用于输入连接器P2的CMOS数据被转换为LVDS并应用于DAC的输入。

    2.在连接器 P2上应用输入CMOS数据时,W3设置为2-3,使CMOS 数据转换为应用 于DAC输入的LVDS数据。  在第二种情况下,如果在P1应用LVDS数据,则W3将切换到1-2位置 ,输出U3 (SN65LVDS387)高阻抗(3态),从而切断P1和P2之间的连接。

    3.此表来自用户指南,它显示了必须安装的组件和DNI。

     

    200MHz。  

    此致,

    Neeraj Gill

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    关于问题(3):如何将输入ECL/PECL电缆物理连接到主板?

    查看DAC5675A EVM部件列表(表2-1),没有为J10或J11安装SMA连接器。

    查看PCB布局(图2-1,顶部第1层),J10和J11有五个垫片/引脚连接可用。