This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3422:ADC3422的TCO,用于英特尔FPGA的计时限制设置

Guru**** 2387060 points
Other Parts Discussed in Thread: ADC3422
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1098098/adc3422-tco-of-adc3422-for-timing-constraints-setting-of-intel-fpga

部件号:ADC3422

我正在使用英特尔FPGA读取ADC3422的LVDS输入。

要执行FPGA计时限制,我需要 此IC的LVDS TCO参数,但我无法在数据表中找到。

请帮帮您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,小强:

    TCO似乎是英特尔使用的一个特殊缩写。 此产品的数据表中未指定此类值,但添加 输入频率的设置和保持时间应可让您得出可用的近似值。 请参阅数据表第17页上的表格。 将Tsu添加到Tho,并在 等式中将其用于TCO。

    希望这能有所帮助,

    已绘制

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    但数据表中缺少最大数据。 对于FPGA,我们需要对最小值和最大值执行计时限制,以确保FPGA电路满足所有计时。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,小强:

    很抱歉,我不知道您的意思。 最小值和典型 值表示输入数据信号在活动时钟边缘之前保持稳定所需的最短时间,以及给定设备单元将需要的典型时间。 没有“MAX”,因为信号在一段时间后不会突然变得不稳定,也不能保证在这么长时间后它会稳定。

    请澄清您仍然需要的值是否缺失。 如果我误解了您的意思,我将联系同事,确保我们尽最大努力帮助您。

    谢谢!

    已绘制

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,感谢您的解释! 让我以40MHz/2线数据为例。

    最小:TCO = Tsu + Tho = 1.69 + 1.8 =3.49ns。

    这意味着数据至少需要3.49ns才能传输带相关时钟闩锁边缘的数据。

    我的理解是否正确?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    正确,最小值是您的限制因素。 我先从他们开始。

    此致,

    已绘制