This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1278:在SPI模式下,ADS1278无响应(DRDY始终为高)

Guru**** 2386600 points
Other Parts Discussed in Thread: ADS1278
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1101653/ads1278-no-response-from-ads1278-in-spi-mode-drdy-always-high

部件号:ADS1278

大家好,

我 正在从事一个数据采集项目,并将ADS1278作为ADC的一部分进行测试。 我制作了一个简单的分路板用于原型设计,我的目标是使用SPI模式,但是在设置所有内容并为该板供电后,我无法从始终保持高电平的FSYNC/DRDY引脚获得响应。  这是我的当前配置:

格式[2:0]=001 (SPI,TDM,固定)

模式[1:0]=01 (高分辨率)

CLKDIV=1

DIN=0 (无菊花链)

PWDN=1 (用于所有信道)

电源引脚:AVDD=5V,IOVDD=3.3V,DVDD=1.8V。

主时钟源:3.5MHz时的功能发生器或16MHz时的振荡器,无差异。

我在系统启动时脉冲NSYNC引脚处于低位以引发干净复位,但它不会引发任何变化,DRDY引脚保持高位,并且不会通知任何已完成转换。

我在设置中看不到任何明显的故障, 如果能就可能出现的问题或 进一步的调试步骤提供任何建议,我将不胜感激。

提前感谢大家的支持!

Enrico

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Enrico:

    根据您提供的信息,您应该在/DRDY上以所需的输出数据速率获得输出(31.25ksps,f-CLK=16MHz)。  

    1.请确认TEST0和TEST1已接地,以便正常工作。

    2.请验证所有IO配置引脚和CLK引脚是否由3.3V逻辑驱动(由IOVDD级别确定)

    3.请确认散热垫已连接到接地平面,以减少噪音耦合。

    您提到使用分组讨论板。  在该板(表面安装)上电源引脚旁边直接安装正确的电源旁通盖,并且将AGND和DGND直接连接到尽可能靠近IC封装的位置,这一点非常重要。

    下图是类似ADC的建议布局,显示了电源旁通盖的位置。  在本例中,单个接地平面用于AGND和DGND。

    最后,设备也可能已损坏。  您可以更换ADC以查看此问题是否得到了解决。

    此致,
    Keith Nicholas
    精密ADC应用