大家好,
我 正在从事一个数据采集项目,并将ADS1278作为ADC的一部分进行测试。 我制作了一个简单的分路板用于原型设计,我的目标是使用SPI模式,但是在设置所有内容并为该板供电后,我无法从始终保持高电平的FSYNC/DRDY引脚获得响应。 这是我的当前配置:
格式[2:0]=001 (SPI,TDM,固定)
模式[1:0]=01 (高分辨率)
CLKDIV=1
DIN=0 (无菊花链)
PWDN=1 (用于所有信道)
电源引脚:AVDD=5V,IOVDD=3.3V,DVDD=1.8V。
主时钟源:3.5MHz时的功能发生器或16MHz时的振荡器,无差异。
我在系统启动时脉冲NSYNC引脚处于低位以引发干净复位,但它不会引发任何变化,DRDY引脚保持高位,并且不会通知任何已完成转换。
我在设置中看不到任何明显的故障, 如果能就可能出现的问题或 进一步的调试步骤提供任何建议,我将不胜感激。
提前感谢大家的支持!
Enrico