This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC34J44:ADC34j44的0dbfs与模拟输入(dBm)有多大?

Guru**** 2387830 points
Other Parts Discussed in Thread: ADC34J44
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1103455/adc34j44-how-much-is-0dbfs-of-adc34j44-equal-to-the-analog-input-dbm

部件号:ADC34J44

大家好,团队:

当输入信号大于0dbfs时,FPGA收集的信号会变得更伪,如溢出。

我想问adc34J44允许的最大输入信号是多少。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Zhen,

    ADC应具有的最大输入信号为2Vpp差分(参见数据表第8页),否则,信号太大,将高于0dBFS,在这种情况下,ADC处于超范围状态。

    此致,

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Rob,

    如图所示,当VPP达到1.6V时,即已饱和。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Zhen,

    感谢您的图片。 这很有帮助。

    一些问题和尝试的事情。

    您能给我发送一张电压较低的FFT图片吗?

    在您的测试设置中,有时信号发生器为1.6Vpp,但它表示RMS。 因此,输出可能比预期的高得多。

    此外,在FFT中,采样似乎已关闭。 您是否在使用窗口功能?

    您是否进行了一致的采样或不一致的采样? 下面是一篇很好的文章,描述了这两个差异:

    www.planetanalogue.com/.../

    谢谢!

    Rob