This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8904B:Vref 高于 RVDd - 0.3V

Guru**** 670830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1109551/ads8904b-vref-above-rvdd---0-3v

器件型号:ADS8904B

您好!

出于各种原因、我希望能够使用相同的电压轨(= 3.3V)来提供 RVDd 输入、从而也为 VREF 输入供电。 我意识到这会超出数据表中 VREF 输入的最大建议电压、但我想了解这可能对功能和/或性能产生什么影响?

此致、
James  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 James、

    在这种情况下、内部基准缓冲器将饱和、并且压降将随代码变化、从而导致线性问题和噪声增加。  我没有在这种情况下测试过器件、但在这种情况下、性能可能比12b 转换器更接近20b。

    如果您不想使用额外的基准、可以使用3.3V 电源轨的分压器在缓冲器输入端生成3V 或更低的基准电压。  这种方法将保留 ADC 的噪声和线性性能、还将提供与3.3V 模拟电源的比率跟踪。

    此致、
    Keith Nicholas
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Keith 的详细和乐于助人的回答。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    不用客气!