This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1261:-

Guru**** 2387820 points
Other Parts Discussed in Thread: ADS1261, ADS124S08
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1111743/ads1261--

器件型号:ADS1261
主题中讨论的其他器件: ADS124S08

我希望您能在以下问题上为我们提供支持:

ADC 将与微控制器的模拟信号同步采样。 ADC 和微控制器之间的共享时钟可解决同步问题。 为此、必须准确了解 ADC 的时序、以便同步信号。 在这项任务期间,出现了几个问题,我们希望澄清这些问题。

有关 ADC 行为的问题:

基本上允许使用其他频率-基本上、数据表给出了 ADC 的工作范围。 但是、其他数据表段明确提到10.24MHz 或7.3728MHz (第9.4.4章)。

-对于不等于10.24MHz 或7.3728MHz 的频率、是否提供了校准功能(请参阅数据表第7.3章)? 校准需要多长时间才能实现偏离频率?

-链接到 ADS1261的应用手册提供了许多有关转换延迟的提示,但对校准时间的描述并不多。 目前、我们对校准时间的测量不能提供可重现的结果。 这会导致记录校准时间时出现不一致的结果。

-转换延迟如何取决于输入频率? 是否存在确切的细分信息?

应用手册指出,采样时间基本上由可编程延迟、实际采样时间和开销组成。 一方面、问题是50us 的延迟是否也随时钟频率而变化、 另一方面、开销是如何构成的(例如、应用手册中的 ADS124s08信息作为表格提供、这样会非常有用)

-数据表讨论了四阶 Δ-Σ 调制器、一个问题是2+2流水线对于应用的确切含义(或问题:这与我们的应用相关吗?)。

-根据时钟,采样率的确切计算基础是什么? 计算基础是否适用于整个范围、即非常低的频率? 例如、如果将1MHz 的时钟设置为40kSPS、则由于文本字段中的限制、我必须拆分答案。

如果您有任何技术问题、请直接联系 will -Groo 先生(paul.will-groo@ifm.com)。

谨致问候 Dominik Schlachter

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Dominik:

    我相信您的问题将在下面得到解答。 通过阅读转换延迟应用手册(https://www.ti.com/lit/sbaa535)的详细信息、特别是第5.5和8.8节、可以解决其中的许多问题

    [~ userid="52525258" url="μ C/support/data-rebers-group/data-rebers/f/data-rebers-forum/1111743/ads1261--"]-针对不等于10.24MHz 或7.3728MHz 的频率提供的校准功能(请参阅数据表第7.3章)? 校准偏离频率需要多长时间?[/quot]

    ADS1261数据表中的表14给出了校准时间。 请注意、这适用于标称时钟频率。 如果您使用不同的时钟频率、则时间将会缩放。 应用手册中对此进行了介绍。 具体而言、该应用手册中的第5.5节讨论了转换延迟如何随时钟频率的变化而变化。 此外、第8.8节介绍了使用 ADS1261的示例、其中使用了4MHz 时钟(但相同的原理适用于任何有效时钟频率)

    [~ userid="52525258" URL"/support/data-coners-group/data-coners/f/data-coners-forum/1111743/ads1261--"]转换延迟如何依赖于输入频率? 是否存在确切的细分信息?

    转换延迟实际上并不取决于输入信号频率。 低速 Δ-Σ ADC 中的转换延迟几乎与数字滤波器设置完全相关、如上述应用手册中所述

    [~ userid="5252525258" url="μ s/support/data-rebers-group/data-rebers/f/data-rebers-forum/1111743/ads1261--]应用手册指出、采样时间主要由可编程延迟、实际采样时间和开销组成。 一方面、问题是50us 的延迟是否也随时钟频率而变化、 另一方面、开销是如何构成的(例如、应用手册中的表中有 ADS124s08的信息、这种情况非常有用)

    此问题在应用手册(时钟频率)的第5.5节中得到解答。 第8.8节给出了一个示例。 与 ADS124S08类似、我没有现成的 ADS1261值表、但您可以使用应用手册中介绍的方法对 ADS1261的开销时间进行反计算。 但我不确定这对于您要实现的目标而言确实是必要的

    [引用 userid="5252525258" url="~/support/data-rebers-group/data-rebers/f/data-rebers-forum/1111743/ads1261--"]数据表介绍了四阶 Δ-Σ 调制器,一个问题是2+2流水线对应用的确切含义(或问题:这与我们的应用相关吗?[]

    这与您的应用无关、这只是调制器的设计方式。 您需要回答的最重要的问题是 ADC 噪声性能和转换延迟是否足以满足您的应用需求(后一个问题将在本 e2e 博文和应用手册中讨论

    [~ userid="52525258" url="μ C/support/data-rebers-group/data-rebers/f/data-rebers-forum/1111743/ads1261--]采样 率的确切计算依据是什么取决于时钟? 计算基础是否适用于整个范围、即非常低的频率? 例如、如果将1MHz 的时钟设置为40kSPS、则由于文本字段中的限制、我必须拆分答案。

    这个问题似乎已经被截断了、但同样、答案在应用手册的第5.5节中。 基本上、过采样率始终相同、因此如果您使用的时钟频率比标称值低、输出数据速率将相应地调整。

    我强烈建议您查看应用手册中的第8.8节、了解当时钟频率变化时 ADS1261参数如何缩放的示例。

    布莱恩