主题中讨论的其他器件: ADS124S08
我希望您能在以下问题上为我们提供支持:
ADC 将与微控制器的模拟信号同步采样。 ADC 和微控制器之间的共享时钟可解决同步问题。 为此、必须准确了解 ADC 的时序、以便同步信号。 在这项任务期间,出现了几个问题,我们希望澄清这些问题。
有关 ADC 行为的问题:
基本上允许使用其他频率-基本上、数据表给出了 ADC 的工作范围。 但是、其他数据表段明确提到10.24MHz 或7.3728MHz (第9.4.4章)。
-对于不等于10.24MHz 或7.3728MHz 的频率、是否提供了校准功能(请参阅数据表第7.3章)? 校准需要多长时间才能实现偏离频率?
-链接到 ADS1261的应用手册提供了许多有关转换延迟的提示,但对校准时间的描述并不多。 目前、我们对校准时间的测量不能提供可重现的结果。 这会导致记录校准时间时出现不一致的结果。
-转换延迟如何取决于输入频率? 是否存在确切的细分信息?
应用手册指出,采样时间基本上由可编程延迟、实际采样时间和开销组成。 一方面、问题是50us 的延迟是否也随时钟频率而变化、 另一方面、开销是如何构成的(例如、应用手册中的 ADS124s08信息作为表格提供、这样会非常有用)
-数据表讨论了四阶 Δ-Σ 调制器、一个问题是2+2流水线对于应用的确切含义(或问题:这与我们的应用相关吗?)。
-根据时钟,采样率的确切计算基础是什么? 计算基础是否适用于整个范围、即非常低的频率? 例如、如果将1MHz 的时钟设置为40kSPS、则由于文本字段中的限制、我必须拆分答案。
如果您有任何技术问题、请直接联系 will -Groo 先生(paul.will-groo@ifm.com)。
谨致问候 Dominik Schlachter