请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DAC3171 大家好、我对延迟有疑问。
我们已经创建了一个原型板并确认了 DAC 的运行。
时钟以200MHz 运行、FIFO 被禁用、在这种情况下、可以在输入和输出之间看到大约100ns 的延迟。
这是正确的值吗? 此外、是否可以进一步降低延迟?
数据表中的"数字延迟"是什么意思?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、我对延迟有疑问。
我们已经创建了一个原型板并确认了 DAC 的运行。
时钟以200MHz 运行、FIFO 被禁用、在这种情况下、可以在输入和输出之间看到大约100ns 的延迟。
这是正确的值吗? 此外、是否可以进一步降低延迟?
数据表中的"数字延迟"是什么意思?
Yorihiro、
您报告的延迟也基于您正在使用的 FIFO_OFFSET 设置。 当 FIFO_OFFSET 设置为默认值0x100时、我希望延迟大约为65ns。 如果可能、请尝试降低此值以降低延迟。 使用更快的采样时钟也会降低延迟。
另一个减少延迟的选项是绕过 FIFO。 当 FIFO 被旁路时、DACCCLK 和 DATACLK 必须对齐或者可能存在时序错误;但是、根据数据表、不建议将这个模式用于实际应用。
数字延迟是由使用的数字逻辑(例如 FIFO 逻辑、可编程延迟逻辑和去交错逻辑)引起的延迟。 这不包括任何数模转换延迟。
此致、
Jim