大家好、
我对 AMC7836复位引脚与 MCU 的连接有一个问题。 我在所有参考设计中都发现、复位引脚通过~k Ω 电阻上拉至 IOVDD。 我想知道我能否按如下所示下拉复位引脚?
- 此连接的优点是、如果 MCU 的上电时间晚于 AMC7836、则 AMC7836将保持复位模式。 这可以满足 器件在所有电源达到电源正常阈值之前保持复位状态的要求。
是否存在将 RESET 引脚下拉至 GND 的风险?
谢谢。
B.R.
Zhizhao
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我对 AMC7836复位引脚与 MCU 的连接有一个问题。 我在所有参考设计中都发现、复位引脚通过~k Ω 电阻上拉至 IOVDD。 我想知道我能否按如下所示下拉复位引脚?
是否存在将 RESET 引脚下拉至 GND 的风险?
谢谢。
B.R.
Zhizhao
您好、Zhizhao、
对于您描述的应用、在 RESET 引脚上使用下拉电阻器不应存在风险。 但是、请记住以下几点
1) 1) 您必须适当地选择电阻值。 使用 MCU 的数据表查找 连接到 AMC7836复位的 GPIO 的最大低电平输出电压(VOH)和最小高电平输出电压(VOH)、以及最小和最大 GPIO 输出电流(分别为 IMIN 和 Imax)。 确保电阻值 R 足够高、以确保 VOL -(IMIN * R)小于0.45 (AMC7836可读作逻辑低电平的最大电压)。 相反、请检查您的电阻值是否不是太高;非常高的 R 值将导致您的复位引脚卡在逻辑低电平(具体而言、如果 VOH -(Imax*R)小于0.7*IO_VDD、其中在 AMC7836上测量 IO_VDD)
2)如数据表的第9.1节所述、AMC7836器件 µs 上电复位(POR)、并且在与器件进行复位通信后、只有在250 μ s 上电复位延迟后才有效。 这可能足以确保器件处于复位状态的时间足够长、而无需将引脚保持在低电平。