This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE5828:AFE5828在图形模式下工作(同步)

Guru**** 2388110 points
Other Parts Discussed in Thread: AFE5828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1052765/afe5828-afe5828-work-on-pattern-mode-sync

器件型号:AFE5828

大家好、

Hope AFE5828工作 于同步模式(半帧1,半帧0),111111000000 12位

SPI 设置12位或14位正常,Dclk 输出360M 或420M

寄存器同步(半帧1,半帧0) :

ADDR1:0014;//0000 0000 0001 0100
ADDR2:0080;//0000 0000 1000 0000// 0800 =半帧
ADDR3:1010;//0001 0000 0001 0000//12位 DIG_GAIN_EN=1
ADDR4:0000;//00 = 12位分辨率

LVDS 输出仍然为低电平

此致、

Charlie

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Charlie、

    感谢您分享您的顾虑。

    我查看了您正在编写的设置。 这对我来说很好。 理想情况下、您应该观察所有 LVDS 数据线路上的同步模式。

    我怀疑的一件事是 SPI 写入操作是否发生?  

    原因可能是:

    检查 SPI 写入是否正常。 (查看从寄存器读回的数据、或者更改 clk_rate /串行化率 、如果时钟实际发生更改、则进行探测)

    2.您是查看 FPGA 输出还是通过示波器进行探测? 我建议也探测数据线。  

    3.请确认 P 和 M 输出引脚上的端接电阻为100欧姆。 如果不存在端接电阻、则不起作用。

    谢谢、此致、

    Abhishek

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Charlie、

    现在,我不清楚你的问题是否得到解决。 如果是、请告诉我是否可以关闭此主题。

    如果没有、请分享我如何帮助您解决您的疑虑。

    谢谢、此致、

    Abhishek