This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5675A:LVDS 或 LVPECL 差动时钟信号可用于 CLK/CLKC 输入?

Guru**** 2380860 points
Other Parts Discussed in Thread: DAC5675A, CDCLVP1208
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1018321/dac5675a-lvds-or-lvpecl-differential-clock-signals-can-be-used-for-clk-clkc-input

器件型号:DAC5675A
主题中讨论的其他器件: CDCLVP1208

您好!

客户是否对 DAC5675A CLK/CLKC 输入使用 LVDS 或 LVPECL 差动时钟信号?
数据表指定|CLK-CLKC|最小值= 0.4V、|CLK-CLKC|最小值= 0.8V。
通常、LVDS VOD 最小值约为0.25V、小于|CLK-CLKC|最小值
查看 TI LVPECL 缓冲器 CDCLVP1208差动输出电平规格、Voou pp (最小值)在3.3V 电源下为0.65Vpp。 这意味着 VOD (最小值)为0.325V、也小于|CLK-CLKC|最小值。
因此、如果 DAC5675A |CLK-CLKC|最小规格为 true、则似乎很难支持 LVDS 或 LVPECL 时钟输入。

此致、

希拉诺