This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS7038-Q1:ADS7038-Q1 - SPI 时序

Guru**** 1510070 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1017602/ads7038-q1-ads7038-q1---spi-timing

器件型号:ADS7038-Q1

如果我们的设计条件是2MHz、如何定义 SPI 接口时序规格? 它是500ns (1/2MHz)吗?

如果是、TDEN_CSDO 和 Tdz_CSDO 之间的时间是否会超过500ns、这会造成任何影响?

BR、Gary

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    时钟频率为2MHz、相当于500ns。

    转换时间是一个固定值、它将始终花费600ns (或在 Turbo 模式下为192)

    您提到的三个时序参数也是固定值、它们不会缩放、并且由器件控制。 这三个参数为最终用户提供了信息、以便他们使用 CS 和 SCLK 作为参考、预测何时可以读取 SDO 上的数据

    也许我不理解您的担忧、您会解释一下吗?

    此致

    Cynthia

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是偏离线的。