This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42LB69:设计审查申请

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1034261/ads42lb69-request-for-design-review

器件型号:ADS42LB69

您好!

您能否查看随附的设计并建议是否进行任何更改?

输入范围 为7dBm、50欧姆 impedancee2e.ti.com/.../ADC_5F00_1.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ranjini

    原理图看起来不错。 由于只有2个输入引脚、我建议移除 NB_ADC_AVDD_3V3引脚上四个去耦电容器中的两个。 与 NB_ADC_DVDD_1V8相同(删除额外的一个)。 对于所有三条电源总线、我将添加一个大容量电容器(10uF)、并尝试将其尽可能靠近引脚放置。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在当前设计中、我有一个接地基准。

    我是否应该考虑对 ADC 的模拟和数字部分进行任何接地隔离?  

    此致、

    Ranjini.R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ranjini、

    我建议使用单个接地层、并将敏感的模拟走线与高速数字走线隔离。 请参阅随附的文档以了解更多指南。

    此致、

    Jim

    e2e.ti.com/.../4530.Schematic-and-Layout-tips.ppt