This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC37J84EVM:DAC37J84EVM 的传输层

Guru**** 2581345 points
Other Parts Discussed in Thread: DAC37J84

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1158820/dac37j84evm-transport-layer-for-dac37j84evm

器件型号:DAC37J84EVM
主题中讨论的其他器件: DAC37J84

您好!

我是 FPGA 设计的初学者。

我想使用 DAC37J84EVM 和 Xilinx FPGA 器件型号 Kintex-7 KC705生成正弦和余弦波。

我使用 FPGA 的 CORDIC 算法创建了正弦和余弦波样本。  我想使用 DAC37J84EVM 将这些波形转换为模拟波形。

我知道 FPGA 和 DAC37J84 EVM 可以通过 JESD204B 进行通信。 但是、我不知道如何在   FPGA 中为 DAC37J84EVM 制作传输层程序 来映射 DAC37J84EVM 上的波形样本。

您能否举一个 DAC37J84EVM 的传输层程序示例?

非常感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Trang、

    传输层在 JESD204协议本身内。 它不是单独的程序。

    例如、您可以查看 TI 的 JESD204C IP

    https://www.ti.com/tool/TI-JESD204-IP

    -Kang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kang 先生:

    感谢您的回答。

    我没有 TI 的 JESD204 IP。 尽管我多次申请 TI 的 JESD204 IP、但 TI 始终拒绝我的申请。

     我生成 了 JESD 204 B Vivado IP 内核、它要求我 为 我选择连接的特定转换器(在本例中为 DAC37J84EVM)执行数据格式化。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Trang、

    您可以参阅数据表中的 LMFS 格式表、以配置 Vivado Xilinx JESD204 IP

    Xilinx 应该能够提供有关使用其 Vivado 工具进行配置的文档。