This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC5682Z:禁用 FIFO 抽头的更新

Guru**** 2387080 points
Other Parts Discussed in Thread: DAC5682Z
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/974007/dac5682z-disabling-updates-of-the-fifo-tap

器件型号:DAC5682Z

  生成同步事件后、是否有任何方法可以修复 DAC5682Z FIFO 中使用的抽头(即防止对所用的抽头进行进一步调整)? 此运行频率约为100MHz 的应用程序中未使用 DLL。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    您在此处描述了哪个选项卡? 您能不能更详细地说明您的请求。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    DAC5682具有内部数据 FIFO;馈入模拟部分的数据取自由 DAC5682内部工作控制的 FIFO 抽头。 这可以通过 CONFIG1寄存器的位2:0在一定程度上在外部进行控制。 使用的偏移似乎由 DAC 在内部动态控制。 是否可以通过串行接口禁用内部控制(同步事件之后)? 触发任何内部调整的机制是什么(例如同步输入或数据时钟输入上的噪声)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    位2:0用于设置 FIFO 写入和读取指针的初始偏移量。 但无法通过串行控制禁用它。

    此致、

    Neeraj

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    只需确认:串行总线只能用于设置 TAP 的*初始*值。 在这之后、针对 DAC 的内部控制算法进行的 TAP 设置会发生什么情况?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    是您的声明正确  串行总线只能用于设置 TAP 的*初始*值。 之后的抽头设置发生的情况由 DAC 的内部控制算法决定。

    此致、

    Neeraj