This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D1600RF:对1750MHZ ~ 2750MHZ 信号进行采样

Guru**** 1684410 points
Other Parts Discussed in Thread: ADC12D1600RF
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/970172/adc12d1600rf-to-sample-1750mhz-2750mhz-signal

器件型号:ADC12D1600RF

大家好、

ADC12D1600RF使用3.2G 采样率对 1750MHZ ~ 2750MHZ  信号进行采样

1.检查手册,ADC 的3dB 带宽高达2.7G。 如果输入频率达到2.7GHz、则只有7.5位 (有效位数)。 这些7.5位是否确实可以实现、还是只是理论值?

2.请参阅手册说明、ADC 可用于–3dB FPBW 点以上的输入频率、但插入损耗需要补偿。 那么、如何实现插入损耗补偿呢?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Amy、

    根据您的问题

    1) 1)任何高于2.7GHz 的输入信号都将具有7.5位或更低的 ENOB。 这是实际值。 不是理论值。

    2) 2)这意味着、当输入信号值变得更高时、插入损耗会增加、这需要由器件的客户或终端用户进行补偿。 这意味着、客户可能需要在射频信号链中使用额外的增益或在 FPGA 中使用一些数字补偿/校正等 或两者的组合。

    此致、

    Rob