This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1262:ADS1262中的基准噪声 ENBW

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/988773/ads1262-reference-noise-enbw-in-ads1262

器件型号:ADS1262

尊敬的 Bryan Lizon
  我一直在研究您最近写的《精密 ADC 噪声分析的基本原理》。有几个关于 ENBW 的问题。

  第一个,ENBW 取决于抗混叠滤波器和数字抽取滤波器的带宽。  如何确定数字滤波器的带宽?  是否可以理解为 FS/(2*OSR)。
其中 Fs 是采样时钟速率、OSR 是过采样率。

  第二个,基准噪声对 ADC 总体噪声的影响。该文档指出、只需在 ENBW 带宽内计算基准噪声的影响。  但对于 Σ-Δ ADC(离散时间)、基准电压首先作用于调制器、然后由数字抽取滤波器进行滤波。 在调制器中、基准实际上是由开关电容器采样的、因此在这个过程中、噪声的混叠肯定会发生、并且基准模块的高频噪声将混叠到低频中。 然后、数字抽取滤波器将其滤除。

  那么、只有在 ENBW 带宽内计算基准噪声将是一个问题、因为在数字抽取滤波器滤除基准噪声之前、会有高频噪声混叠进入频带。

   期待您的回复。 谢谢你

您的中良

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    您是研究此材料作为参考、还是开始新设计、希望此信息能帮助您完成这项工作?

    以下是您的问题的答案:

    1. 对于大多数 Δ-Σ ADC、数据表中提供了数字滤波器带宽、因此您无需计算该带宽。 但是、如果您确实需要确定滤波器的带宽、最好的方法是绘制传递函数并直接从此图中识别-3dB 点。 我们的许多 Δ-Σ ADC 具有多种滤波器类型或阶数、因此没有用于确定截止频率的清晰公式。
    2. 我不确定调制器中会出现混叠、但会在数字滤波过程中发生混叠。 因此、基准通常在基准输出和 ADC 输入之间有一个低通滤波器、这将限制可通过基准路径进入系统的高频噪声。 此外、ADC 输入应该有一个抗混叠滤波器、此滤波器同样限制了这个高频噪声从混叠返回通带。

    布莱恩