This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS62P25:将 ADC 的 LVDS 与 FPGA 连接

Guru**** 666710 points
Other Parts Discussed in Thread: ADS62P25
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/982097/ads62p25-interfacing-lvds-of-adc-with-the-fpga

器件型号:ADS62P25

大家好、

我正在使用 ADS62P25高速 ADC、我想将 ADC 的 LVDS 输出连接到我的 FPGA。

使用的 FPGA AM 是 Arria 10。

ADC 的共模电压为1.5V、FPGA 的共模电压为1.25V、如果我直接连接这两个器件、将会出现任何问题。

请参阅附件中 FPGA 的 LVDS 电平。

如果需要更多信息、请告诉我。

此致、

Tensil Sebastian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    硅、

    由于 ADC 共模超过 FPGA 允许的最大值、因此您需要通过添加电平转换器或使用交流耦合来纠正这种情况。 如果您决定使用交流耦合、则可能需要根据 FPGA 内部偏置添加偏置电阻器。 我 建议您咨询英特尔论坛以获得更多 帮助。

    此致、

    Jim   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、您好!

    感谢您的回答。

    ADC 数据表中提到了两个共模电压信息。

    在一个地方、共模被称为1.5V、在另一个地方、它被称为1.2V。

    当我连接 FPGA (LVDS 模式)时、我需要考虑哪一个

    请在附件中找到详细信息。

    此致、

    Tensil Sebastian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    硅、

    在更详细地查看数据表后、输出数据共模看起来是1.2V、并且应该可以与 FPGA 接口正常工作。 模拟输入的共模电压为1.5V、这增加了混淆。  这是您看到的两个共模电压、它们不相关。  

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Jim