This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J69:ADS54J69IRMP,JESD204B 数据、jesd204b 数据通道四相数据、两位2长期稳定、不变

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1001000/ads54j69-ads54j69irmp-jesd204b-data-jesd204b-dataone-channel-four-phase-data-two-bit2-long-term-stable-without-change

器件型号:ADS54J69

 ADS54J69IRMP,JESD204B 数据、jesd204b 数据通道四相数据、两个位2长期稳定不变。

它对应于相0和相2的第二个较低位置、这两个位置会被长时间上拉或下拉。

e2e.ti.com/.../12.mp4

AD 指示灯相当好、之前5dbfs 下的测试记录超过11。

尽管 bit2在有效位数之外、但长时间降低或提高 bit2是绝对错误的。

长期上拉或下拉也与信号的振幅有关。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    用户、

    确保在为 ADC 提供电源和时钟后发出硬复位。 确保按照数据表中的加电排序操作。 请尝试 附加文件中显示的测试模式、以查看问题是 ADC 还是 FPGA。 在某些测试中、您应该看到位1 (您报告了位2、但它实际上是位1、因为位0是 LSB)是稳定的。 您还可以交换 ADC 数据总线以查看此问题是否会移至位14。 如果仍有问题、请发送寄存器设置。

    此致、

    Jim

    e2e.ti.com/.../ADS54J69-Long-transport-layer-test-pattern.pptx