This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMP92066:FETDRV 电压输出稳压器

Guru**** 2585275 points
Other Parts Discussed in Thread: LMP92066, USB2ANY

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1159113/lmp92066-fetdrv-voltage-output-reg

器件型号:LMP92066
主题中讨论的其他器件: USB2ANY

作为射频前端设计的一部分、我们使用 LMP92066为功率放大器提供所需的栅极电压。 需要 LMP92066模块分别在 DAC0和 DAC1通道中提供2V 和1.5V 的输出。 相应的 DAC 值为47E (DAC1)660 (DAC0)。 我们使用 LMP92066评估软件和 USB2ANY 模块与 LMP92066通信。 这些输出电压中的每一个都使用电阻分压器网络划分为两个。 下面随附了栅极偏置控制器的原理图部分

在测量15个不同电路板中的输出值时、我们面临以下问题。

  1. 即使 DRVEN1和 DRVEN0处于关闭状态、FETDRV0、FETDRV1、DAC0和 DAC1引脚也会提供电压。 在测试的15个电路板中、有5个电路板重复出现此问题。
  2. 当输入值47E 通过评估软件馈送时、在 DAC 1通道的 FETDRV1引脚处测得的值小于80mV。 但 DAC1引脚上存在对应于47E (~1.5V)的电压。 对于任何低于500的 DAC 输入值、问题仍然存在。 此问题发生在与问题1中所述问题相同的5个电路板上。
  3. 15个电路板中的一个与 DRVEN1和 DRVEN0引脚同步工作。 但在 FETDRV0和 FETDRV1引脚上测得的输出电压比每个引脚上预期的电压输出低100mV。

我们无法将其作为设计/布局问题得出结论、因为15个电路板中有9个电路板的工作完全正常。

作为调试 LMP92066 IC 的一部分、我们尝试提升 DRVEN0和 DRVEN1引脚、并在空载和 PA 条件下测量 IC 输出端的电压。 在这两种情况下、我们都发现无论 ENABLE 输入如何、均存在栅极电压。 在空载条件下、对于从400开始的较低 DAC 值、FETDRV 引脚中存在预期电压。 但上升时间非常高(接近5s)。 但对于 DAC 值小于300的情况、问题仍然存在。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    让我回顾一下这一点、并在明天得到答案。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    您可以附加原理图吗? 该电阻分压器连接到什么? 您使用哪些电阻器值?

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    电阻分压器值为30欧姆和360欧姆。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Adhithiya、

    感谢您分享您的原理图。 Paul 在周三之前不上班、因此他在返回时可以查看。 感谢您的耐心等待。  

    最棒的

    Katlynne Jones  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    温和地提醒您进行澄清。 提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Adhithiya、

    很抱歉耽误你的时间。  

    这些图像不可读。  是否可以附加 PDF 或更高分辨率的内容?  那么、您在 FETDRV 和 GND 之间使用分压器、对吧? 这是针对输出上390Ω Ω 到 GND 的总阻抗? 电容器的所有值是多少。  您如何连接 VDDB 和 VSSB? VSSB 上是否有阻抗?

    回想一下、FETDRV 引脚确实由于其开关电阻而具有输出阻抗。  如果您有电流负载、您将看到该压降。  如果 FETDRV 引脚上还有大电容器、您会看到一些 RC 滤波器行为。  电压是否会长时间变化?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    随附了 PDF 版本供您参考。 此外、在电阻分压器之后、在每个栅极输出端连接了一个4.7nF 电容器。 这些电容器靠近放大器。 当 DAC 值低于500 (十六进制)时、电压也不会长时间变化。 请告诉我们是否可以致电解决此问题。

    e2e.ti.com/.../LMP92066.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供清晰的原理图。  您的原理图看起来不错、您能为我检查几件事吗:

    1.您是否在连接 PA 时执行此测试? 是 PA 将电流输送到 DAC 引脚、如果是、您能否完全移除 PA。

    2.当 DRVEN 为高电平时、所示的三个点是否全部不同?

    我从您的评论中了解到、DAC0 (用#1指示)始终正确、而点2和点3不同、具有错误值。

    3.您是否已经尝试在这些器件上进行 A-B-A 交换? 我在过去看到过引脚上看起来具有高阻抗的焊料问题。  一个良好的测试是从良好的电路板和坏的电路板交换组件、如果问题出在器件、则可能是器件问题。  如果问题出在主板、则是主板问题。  如果完全消失、可能是某种焊接/组装问题。

    谢谢、

    Paul