主题中讨论的其他器件:REF102、 DAC8814、 OPA277、 OPA4277
你(们)好
U5引脚4上的 VSS 似乎未连接到布局。 我修补了这个、但在编写通道时仍然有问题。 有时、如果我更改一个通道、另一个通道也会更改。 我有一个 LDR#下拉菜单。 它看起来像是 GND 问题? 我非常 缓慢地切换 SPI (速度低至100位/秒)。 在最后一个 SPI 时钟之后、CS#会很晚才发布。
是否有其他人遇到过类似问题?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好
U5引脚4上的 VSS 似乎未连接到布局。 我修补了这个、但在编写通道时仍然有问题。 有时、如果我更改一个通道、另一个通道也会更改。 我有一个 LDR#下拉菜单。 它看起来像是 GND 问题? 我非常 缓慢地切换 SPI (速度低至100位/秒)。 在最后一个 SPI 时钟之后、CS#会很晚才发布。
是否有其他人遇到过类似问题?
与 DAC 值交叉变化有关的第二个问题。
如果在 上电后将 RS#引脚置为有效(低电平有效)、问题似乎就会消失。 我的电源可能没有正确斜升。
另一方面、电路板的静态功耗似乎很高。 我的估算值(我从5V 生成 Vcc/VSS):
VCC (+15V):OPA4277UA/OPA277:9x0.9mA=8.1mA + REF102:1.4mA + IN105:2mA +其他(DAC8814、...):2mA=>总计:13.5mA
VSS (-15V):OPA4277/OPA277:9x0.9mA=8.1mA + IN105:2mA +其他(DAC8814、...):2mA =>总计:12.1mA
P (Vcc、Vxx):30V*14mA=420mW
VDD/VDAC (+5V):DAC8814:5uA + P (Vcc、Vxx):84mA/75%(效率)= 112mA =>总计:112mA
但我测量的电流超过200mA!
Thomas、
我觉得这款器件不应该有任何严格的上电顺序要求、而且我过去也没有这类问题的记录、 但是、如果您想分享电源引脚的一些捕获以及数字引脚上可能发生的任何情况、我们可以让您看一看。 虽然我没有这方面的任何记录,但这并不意味着它不存在。 数据表的第19页显示了大约1.5-2.3V 的一些灵敏度、因此可能有一些值得深入探讨的东西。
通常、上电时的问题与 POR / OTP 问题有关、并且至少对于这些较旧的器件、在大多数情况下、复位功能不会触发完整的 POR / OTP 负载、 它们只会将寄存器映射返回到默认值并清除输入移位寄存器。
SPI 的一些机制可能会在加电期间锁存一些"意外位"、 但是、根据数据表中的文档、器件应仅锁存 CS 上升沿后在 SDI 上看到的最后18位、因此这似乎不太可能。