This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4149:带有交流耦合信号的输入的直流偏置。

Guru**** 2391935 points
Other Parts Discussed in Thread: ADS4149

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/872249/ads4149-dc-bias-of-inputs-with-ac-coupled-signals

器件型号:ADS4149

您好!

我们将 ADS4149用作单极 PMT 脉冲的数字转换器、因此我们希望将输入偏置到范围的一端。  我们目前使用一些运算放大器(滤波良好的输出)来提供高于和低于 VCM 的刚性电压。  这些偏置电压通过50欧姆的"终端"电阻器耦合到 ADC 输入、而输入是交流耦合的。  我们可以看到60MHz 噪声(1/4采样频率 和主要 FPGA 噪声)、与施加的直流偏移量(高达~10LSB rms)成正比。  我将重新配置直流偏置网络、使其脱离 VCM、但想知道其他人是否使用直流偏置或知道使用 VCM 引脚作为对称直流偏置的基准的任何"问题"。  
感谢您的任何见解!

佩里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Perry、

    这可能是 由偏置电压上的噪声引起的。 确保这些内容是纯净的、以及 ADC 的时钟源。  

    此致、

    Jim

      

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    感谢您的快速回复。-您在两个方面都是对的!  
    我们确实在采样时钟上发现了一些60MHz 相位噪声、并且偏置电源得到了更好的滤波。  
    在数据表示例中删除3.6nH 电感器似乎也有帮助。 现在、我们在中跨度下降低到大约3LSB rms 噪声、在输入范围的每一端进行偏置时降低到大约6LSB
    现在、我想知道数据表中显示的2x25欧姆+ 5pF 缓冲器网络示例是否也可以消除?
    我们将在输入上有一个47pF 0603尺寸的电容器。  对于"低"输入 BW 应用(仍以250MSPS 采样)、该 RC 网络是否有任何特殊情况?

    您是否曾看到有人在这些类型的 ADC 的时钟输入上使用 LC 差分带通滤波器?

    谢谢!

    佩里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Perry、

    R-C-R 滤波器用于吸收采样毛刺。 建议将其保留在中、因为您以如此高的速率进行采样。 还建议过滤 VCM 输入。

    我在输入时钟上没有看到任何差分带通滤波器应用。 如果您考虑这一点、 则必须使滤波器输出的两个桥臂的相位和振幅保持平衡。

    此外、建议不要启用高性能模式、因为这在低采样率和高 IF 条件下最有效。

    此致、

    Jim